初步的
这 quickworks
包装 提供 这 大多数 完全esp 和 fpga 软件 解决方案 从
设计 entry 至 逻辑 综合, 至 放置 和route, 和 simulation. 这 包装 提供 一个
解决方案 为 designers who 使用 第三 群 至ols 从 cadence, mentor, orcad, synopsys,
viewlogic, 和 其它 第三-群 tools 为 设计 entry, 综合, 或者 simulation.
eclipse-ii 是 fabricated 在 一个 0.18
µ
, 六 layer metal cmos 处理. 这 核心 电压 是
1.8 v vcc 供应 和 这 i/os 是 向上 至 3.3 v tolerant. 这 eclipse-ii 产品 线条 是 有 在
商业的, 工业的, 和 military 温度 grades.
最大值 门 47,052 63,840 188,946 248,160 320,640
逻辑 排列 16 x 8 16 x 16 32 x 20 40 x 24 48 x 32
逻辑 cells 128 256 640 960 1,536
最大值 flip-flops 526 884 1,697 2,670 4,002
最大值 i/o 90 124 139 250 310
内存 modules 4 4 16 20 24
内存 位 9,216 9,216 36,864 46,100 55,300
PLLs 0 0 0 4 4
ECUs 0 0 0 10 12
包装
VQFP 100 100 100 - -
csbga (0.8 mm) 196 196 196 - -
PQFP 208 208 208 208 208
fbga (0.8 mm) - - - 280 280
bga (1.0 mm) - - - 484 484
QL8025 62 90 90 - -
QL8050 62 100 124 - -
QL8150 62 100 139 - -
QL8250 - - 115 163 250
QL8325 - - 115 163 310