首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:589499
 
资料名称:S3C4510B
 
文件大小: 2188.48K
   
说明
 
介绍:
Samsungs S3C4510B 16/32-bit RISC microcontroller is a cost-effective, high-performance microcontroller solution for Ethernet-based systems.
 
 


: 点此下载
  浏览型号S3C4510B的Datasheet PDF文件第6页
6
浏览型号S3C4510B的Datasheet PDF文件第7页
7
浏览型号S3C4510B的Datasheet PDF文件第8页
8
浏览型号S3C4510B的Datasheet PDF文件第9页
9

10
浏览型号S3C4510B的Datasheet PDF文件第11页
11
浏览型号S3C4510B的Datasheet PDF文件第12页
12
浏览型号S3C4510B的Datasheet PDF文件第13页
13
浏览型号S3C4510B的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
产品 overview S3C4510B
1
-
10
表格 1-1. s3c4510b 信号 描述 (持续)
信号 管脚 非. 类型 描述
rx_dv/link_10m 29 I receive 数据 有效的/link 状态 为 10m. phy asserts rx_dv
synchronously, 支持 它 起作用的 在 这 时钟 时期 在 这个
rxd[3:0] 包含 有效的 数据 received. phy asserts rx_dv 非
后来的 比 这 时钟 时期 当 它 places 这 第一 nibble 的 这
开始 框架 delimiter (sfd) 在 rxd[3:0]. 如果 phy asserts rx_dv
较早的 至 这 第一 nibble 的 这 sfd, 然后 rxd[3:0] carries 有效的
preamble symbols. link_10m 是 shared 和 rx_dv 和 使用 至
convey 这 link 状态 的 这 10-mbit/s endec. 这 值 是 贮存
在 一个 状态 寄存器.
rx_err 36 I receive 错误. phy asserts rx_err synchronously whenever 它
发现 一个 物理的 中等 错误 (e.g., 一个 编码 violation). phy
asserts rx_err 仅有的 当 它 asserts rx_dv.
TXDA 9 O hdlc ch-一个 transmit 数据. 这 串行 输出 数据 从 这
传输者 是 coded 在 nrz/nrzi/fm/manchester 数据 format.
RXDA 7 I hdlc ch-一个 receive 数据. 这 串行 输入 数据 received 用 这
设备 应当 是 coded 在 nrz/nrzi/fm/manchester 数据
format. 这 数据 比率 应当 不 超过 这 比率 的 这
s3c4510b 内部的 主控 时钟.
nDTRA 6 O hdlc ch-一个 数据 终端 准备好. ndtra 输出 indicates 那
这 数据 终端 设备 是 准备好 为 传递 和 reception.
nRTSA 8 O hdlc ch-一个 要求 至 send. 这 nrtsa 输出 变得 低 当
那里 是 exist 数据 至 是 sent 在 txfifo. 这 数据 至 是 sent 是
transmitted 当 这 ncts 是 起作用的(低) 状态.
nCTSA 10 I hdlc ch-一个 clear 至 send. 这 s3c4510b stores 各自
转变 的 ncts 至 确保 那 它的 occurrence 将 是
acknowledged 用 这 系统.
nDCDA 13 I hdlc ch-一个 数据 运输车 发现. 一个 高 水平的 在 这个 管脚 resets
和 inhibits 这 接受者 寄存器. 数据 从 一个 previous 框架 那
将 仍然是 在 这 rxfifo 是 retained. 这 s3c4510b stores
各自 转变 的 ndcd.
nSYNCA 15 O hdlc ch-一个 同步 是 发现. 这个 indicates 这 reception 的 一个
标记. 这 nsync 输出 变得 低 为 一个 位 时间 beginning 在
这 last 位 的 这 标记.
RXCA 14 I hdlc ch-一个 接受者 时钟. 当 这个 时钟 输入 是 使用 作 这
接受者 时钟, 这 接受者 样本 这 数据 在 这 积极的
边缘 的 rxca 时钟. 这个 时钟 能 是 这 源 时钟 的 这
接受者, 这 波特 比率 发生器, 或者 这 dpll.
TXCA 16 i/o hdlc ch-一个 传输者 时钟. 当 这个 时钟 输入 是 使用 作
这 传输者 时钟, 这 传输者 shifts 数据 在 这 负的
转变 的 这 txca 时钟 . 如果 你 做 不 使用 txca 作 这
传输者 时钟, 你 能 使用 它 作 一个 输出 管脚 为 monitoring
内部的 clocks 此类 作 这 传输者 时钟, 接受者 时钟, 和
波特 比率 发生器 输出 clocks.
TXDB 20 O
hdlc ch-b transmit 数据. 看 这 txda 管脚 描述.
RXDB 18 I
hdlc ch-b receive 数据. 看 这 rxda 管脚 描述.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com