6.42
idt70v9279/69s/l
高-速 32/16k x 16 双-端口 同步的 静态的 内存 工业的 和 商业的 温度 ranges
12
定时 waveform 和 port-至-port 流动-通过 读
(1,2,3,5)
数据
在 "一个"
CLK
"b"
r/
W
"b"
地址
"一个"
r/
W
"一个"
CLK
"一个"
地址
"b"
非
相一致
相一致
非
相一致
相一致
有效的
t
CWDD
t
CD1
t
直流
数据
输出 "b"
3743 drw 09
有效的
有效的
t
SW
t
HW
t
SA
t
HA
t
SD
t
HD
t
HW
t
CD1
t
CCS
t
直流
t
SA
t
SW
t
HA
(4)
(4)
注释:
1. 转变 是 量过的 0mv 从 低 或者 高-阻抗 电压 和 这 输出 测试 加载 (图示 2).
2.
CE
0
,
UB
,
LB
, 和
ADS
= v
IL
; ce
1
,
CNTEN
, 和
CNTRST
= v
IH
.
3.
OE
= v
IL
为 这 正确的 端口, 这个 是 正在 读 从.
OE
= v
IH
为 这 left 端口, 这个 是 正在 写 至.
4. 如果 t
CCS
< 最大 指定, 然后 数据 从 正确的 端口 读 是 不 有效的 直到 这 最大 指定 为 t
CWDD
.
如果 t
CCS
> 最大 指定, 然后 数据 从 正确的 端口 读 是 不 有效的 直到 t
CCS
+ t
CD1
. t
CWDD
做 不 应用 在 这个 情况.
5. 所有 定时 是 这 一样 为 两个都 left 和 正确的 端口. 端口 "一个" 将 是 也 left 或者 正确的 端口. 端口 "b" 是 这 opposite 的 端口 "a".