首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:593511
 
资料名称:S87C654-4A44
 
文件大小: 480.7K
   
说明
 
介绍:
CMOS single-chip 8-bit microcontroller
 
 


: 点此下载
  浏览型号S87C654-4A44的Datasheet PDF文件第10页
10
浏览型号S87C654-4A44的Datasheet PDF文件第11页
11
浏览型号S87C654-4A44的Datasheet PDF文件第12页
12
浏览型号S87C654-4A44的Datasheet PDF文件第13页
13

14
浏览型号S87C654-4A44的Datasheet PDF文件第15页
15
浏览型号S87C654-4A44的Datasheet PDF文件第16页
16
浏览型号S87C654-4A44的Datasheet PDF文件第17页
17
浏览型号S87C654-4A44的Datasheet PDF文件第18页
18
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
87c654cmos 单独的-碎片 8-位 微控制器
1996 8月 16
14
交流 电的 特性
1,
2
20mhz 时钟 能变的 时钟
标识 图示 参数 最小值 最大值 最小值 最大值 单位
1/t
CLCL
2 振荡器 频率:
速 版本
87C654 –7, –8
3.5 20 MHz
t
LHLL
2 ale 脉冲波 宽度 60 2t
CLCL
–40 ns
t
AVLL
2 地址 有效的 至 ale 低 25 t
CLCL
–25 ns
t
LLAX
2 地址 支撑 之后 ale 低 25 t
CLCL
–25 ns
t
LLIV
2 ale 低 至 有效的 操作指南 在 135 4t
CLCL
–65 ns
t
LLPL
2 ale 低 至 psen 低 25 t
CLCL
–25 ns
t
PLPH
2 psen 脉冲波 宽度 105 3t
CLCL
–45 ns
t
PLIV
2 psen 低 至 有效的 操作指南 在 90 3t
CLCL
–60 ns
t
PXIX
2 输入 操作指南 支撑 之后 psen 0 0 ns
t
PXIZ
2 输入 操作指南 float 之后 psen 25 t
CLCL
–25 ns
t
AVIV
2 地址 至 有效的 操作指南 在 170 5t
CLCL
–80 ns
t
PLAZ
2 psen 低 至 地址 float 10 10 ns
数据 记忆
t
AVLL
3, 4 地址 有效的 至 ale 低 25 t
CLCL
–25 ns
t
RLRH
3, 4 rd 脉冲波 宽度 200 6t
CLCL
–100 ns
t
WLWH
3, 4 wr 脉冲波 宽度 200 6t
CLCL
–100 ns
t
RLDV
3, 4 rd 低 至 有效的 数据 在 160 5t
CLCL
–90 ns
t
RHDX
3, 4 数据 支撑 之后 rd 0 0 ns
t
RHDZ
3, 4 数据 float 之后 rd 72 2t
CLCL
–28 ns
t
LLDV
3, 4 ale 低 至 有效的 数据 在 250 8t
CLCL
–150 ns
t
AVDV
3, 4 地址 至 有效的 数据 在 285 9t
CLCL
–165 ns
t
LLWL
3, 4 ale 低 至 rd 或者 wr 低 100 200 3t
CLCL
–50 3t
CLCL
+50 ns
t
AVWL
3, 4 地址 有效的 至 wr 低 或者 rd 低 125 4t
CLCL
–75 ns
t
QVWX
3, 4 数据 有效的 至 wr 转变 20 t
CLCL
–30 ns
t
DW
3, 4 数据 建制 时间 在之前 wr 220 7t
CLCL
–130 ns
t
WHQX
3, 4 数据 支撑 之后 wr 25 t
CLCL
–25 ns
t
RLAZ
3, 4 rd 低 至 地址 float 0 0 ns
t
WHLH
3, 4 rd 或者 wr 高 至 ale 高 25 75 t
CLCL
–25 t
CLCL
+25 ns
变换 寄存器
t
XLXL
5 串行 端口 时钟 循环 时间
3
0.6 12t
CLCL
µ
s
t
QVXH
5 输出 数据 建制 至 时钟 rising 边缘
3
367 10t
CLCL
–133 ns
t
XHQX
5 输出 数据 支撑 之后 时钟 rising 边缘
3
40 2t
CLCL
–60 ns
t
XHDX
5 输入 数据 支撑 之后 时钟 rising 边缘
3
0 0 ns
t
XHDV
5 时钟 rising 边缘 至 输入 数据 有效的
3
367 10t
CLCL
–133 ns
外部 时钟
t
CHCX
6 高 时间
3
17 17 t
CLCL
t
ns
t
CLCX
6 低 时间
3
17 17 t
CLCL
t
ns
t
CLCH
6 上升 时间
3
20 20 ns
t
CHCL
6 下降 时间
3
20 20 ns
注释:
1. 参数 是 有效的 在 运行 温度 范围 除非 否则 指定.
2. 加载 电容 为 端口 0, ale, 和 psen
= 100pf, 加载 电容 为 所有 其它 输出 = 80pf.
3. 这些 值 是 典型 但是 不 100% 生产 测试.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com