首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:596428
 
资料名称:SAB-C163-LF
 
文件大小: 625.78K
   
说明
 
介绍:
16-bit CMOS Single-Chip Microcontroller
 
 


: 点此下载
  浏览型号SAB-C163-LF的Datasheet PDF文件第16页
16
浏览型号SAB-C163-LF的Datasheet PDF文件第17页
17
浏览型号SAB-C163-LF的Datasheet PDF文件第18页
18
浏览型号SAB-C163-LF的Datasheet PDF文件第19页
19

20
浏览型号SAB-C163-LF的Datasheet PDF文件第21页
21
浏览型号SAB-C163-LF的Datasheet PDF文件第22页
22
浏览型号SAB-C163-LF的Datasheet PDF文件第23页
23
浏览型号SAB-C163-LF的Datasheet PDF文件第24页
24
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
11aug98@14:48h intermediate 版本
半导体 组 18 1998-08
c163-l
并行的 端口
这 c163-l 提供 向上 至 77 i/o 线条 这个 是 有组织的 在 六 输入/输出 端口 和 一个 输入
端口. 所有 端口 线条 是 位-addressable, 和 所有 输入/输出 线条 是 individually (位-wise)
可编程序的 作 输入 或者 输出 通过 方向 寄存器. 这 i/o 端口 是 真实 双向的 端口
这个 是 切换 至 高 阻抗 状态 当 配置 作 输入. 这 输出 驱动器 的 三
i/o 端口 能 是 配置 (管脚 用 管脚) 为 推/拉 运作 或者 open-drain 运作 通过 控制
寄存器. 在 这 内部的 重置, 所有 端口 管脚 是 配置 作 输入.
所有 端口 线条 有 可编程序的 alternate 输入 或者 输出 功能 有关联的 和 它们. port0
和 port1 将 是 使用 作 地址 和 数据 线条 当 accessing 外部 记忆, 当 端口 4
输出 这 额外的 段 地址 位 a23/19/17...a16 在 系统 在哪里 segmentation 是
使能 至 进入 更多 比 64 kbytes 的 记忆. 端口 6 提供 optional 总线 arbitration 信号
(breq
, hlda, 支撑) 和 碎片 选择 信号. 端口 3 包含 alternate 功能 的 计时器, 串行
接口, 这 optional 总线 控制 信号 bhe
和 这 系统 时钟 输出 (clkout). 端口 5 是
使用 为 计时器 控制 信号. 所有 端口 线条 那 是 不 使用 为 这些 alternate 功能 将 是
使用 作 一般 目的 i/o 线条.
串行 途径
串行 交流 和 其它 微控制器, processors, terminals 或者 外部 附带的
组件 是 提供 用 二 串行 接口 和 不同的 符合实际, 一个 异步的/
同步的 串行 频道 (asc0) 和 一个 同步的 串行 端口 (ssp).
这 asc0
是 upward 兼容 和 这 串行 端口 的 这 siemens 8-位 微控制器 families
和 支持 全部-duplex 异步的 交流 在 向上 至 781 kbaud 和 half-duplex
同步的 交流 在 向上 至 3.125 mbaud @ 25 mhz cpu 时钟.
一个 专心致志的 波特 比率 发生器 准许 至 设置 向上 所有 标准 波特 比率 没有 振荡器 tuning.
为 传递, reception 和 错误 处理 4 独立的 中断 vectors 是 提供. 在
异步的 模式, 8- 或者 9-位 数据 frames 是 transmitted 或者 received, preceded 用 一个 开始 位 和
terminated 用 一个 或者 二 停止 位. 为 multiprocessor 交流, 一个 mechanism 至 distinguish
地址 从 数据 字节 有 被 包含 (8-位 数据 加 wake 向上 位 模式).
在 同步的 模式, 这 asc0 transmits 或者 receives 字节 (8 位) synchronously 至 一个 变换 时钟
这个 是 发生 用 这 asc0. 这 asc0 总是 shifts 这 lsb 第一. 一个 循环 后面的 选项 是
有 为 测试 目的.
一个 号码 的 optional 硬件 错误 发现 能力 有 被 包含 至 增加 这
可靠性 的 数据 transfers. 一个 parity 位 能 automatically 是 发生 在 传递 或者 是
审查 在 reception. framing 错误 发现 准许 至 认识 数据 frames 和 missing 停止
位. 一个 overrun 错误 将 是 发生, 如果 这 last character received 有 不 被 读 输出 的 这
receive 缓存区 寄存器 在 这 时间 这 reception 的 一个 新 character 是 完全.
这 ssp
transmits 1...3 字节 或者 receives 1 字节 之后 sending 1...3 字节 synchronously 至 一个 变换
时钟 这个 是 发生 用 这 ssp. 这 ssp 能 开始 shifting 和 这 lsb 或者 和 这 msb 和
准许 至 选择 shifting 和 闭锁 时钟 edges 作 好 作 这 时钟 极性. 向上 至 二 碎片 选择
线条 将 是 使活动 在 顺序 至 直接 数据 transfers 至 一个 或者 两个都 的 二 附带的 设备.
一个 一般 中断 vector 是 提供 为 这 ssp.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com