adm809-5s/l
–5–
rev. 0
接合 至 其它 设备 输出
这 adm809-5s/l 是 设计 至 合并 和 作 许多 设备
作 可能 和 因此 有 一个 输出 dependant 在 v
CC
.
因为 的 这个 设计 approach, 接合 这个 设备 至 其它
设备 是 simplified.
ensuring 一个 有效的 重置 输出 向下 至 v
CC
= 0 V
当 v
CC
falls 在下 0.8 v, adm809-5s/l’s
重置
非 变长
sinks 电流. 一个 高 阻抗 cmos 逻辑 输入 连接
至
重置
将, 因此, 逐渐变化 至 undetermined 逻辑 水平. 至
eliminate 这个 问题 一个 100 k
Ω
电阻 应当 是 连接
从
重置
至 地面.
V
CC
V
CC
地
重置
adm809-5s/l
100k
图示 3. ensuring 一个 有效的
重置
输出 向下 至
V
CC
= 0 v
这 益处 的 一个 非常 精确
重置
门槛
在 其它 微处理器 supervisory 电路, 容忍 在 供应
电压 含铅的 至 一个 整体的 增加 在
重置
容忍 水平
预定的 至 这 deterioration 的 这 微处理器
重置
circuit’s
电源 供应. 这 possibility 的 一个 运转 在 一个 电源
失败 是 非常 减少 因为 这 adm809-5s/l 序列 能
运作 effectively 甚至 当 那里 是 大 degradations 的 这
供应 电压. 另一 有利因素 的 这 adm809-5s/l 序列
是 它的 非常 精确 内部的 电压 涉及 电路. 这些
益处 联合的 至 生产 一个 exceptionally 可依靠的 电压
监控 电路.
接合 至 微处理器 和
多样的 中断
在 一个 号码 的 具体情况 它 是 需要 至 接口 许多 中断
从 不同的 设备 (i.e., 热的, attitude, 和 velocity sen-
sors). 这 adm809-5s/l 能 容易地 是 整体的 在 存在
中断-处理 电路 (图示 6) 或者 使用 作 一个 保卫-alone
设备.
priority encoder
74LS147
4 线条 bcd
至 µp
V
CC
ADM809
地
重置
其它 感觉到
设备
V
CC
图示 4. 接合 至
µ
ps 和 多样的 中断
47k
47k
100nF
3.3v
V
CC
地
重置
adm809-5s/l
图示 5. alternative 应用 电路 和 extra
解耦
22k
100nF
3.3v
V
CC
地
重置
adm809-5s/l
图示 6. 额外的 解耦 能 是 达到
使用 一个 100 nf 电容 在 v
CC
和 地面