首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:618216
 
资料名称:SP319
 
文件大小: 222.84K
   
说明
 
介绍:
20Mbps, 5V-Only V.35 Interface with RS-232 V.28 Control Lines
 
 


: 点此下载
  浏览型号SP319的Datasheet PDF文件第5页
5
浏览型号SP319的Datasheet PDF文件第6页
6
浏览型号SP319的Datasheet PDF文件第7页
7
浏览型号SP319的Datasheet PDF文件第8页
8

9
浏览型号SP319的Datasheet PDF文件第10页
10
浏览型号SP319的Datasheet PDF文件第11页
11
浏览型号SP319的Datasheet PDF文件第12页
12
浏览型号SP319的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
9
sp319ds/08 sp319 20mbps, +5v-仅有的 v.35 接口 和 rs-232 (v.28) 控制 线条 © 版权 2000 sipex 公司
自从 两个都 v+ 和 v- 是 separately 发生
从 vcc 在 一个 非 加载 情况, v+and v- 将
是 对称的. older 承担 打气 approaches
那 发生 v- 从 v+ 将 显示 一个 decrease
在 这 巨大 的 v- 对照的 至 v+ 预定的 至
这 固有的 inefficiencies 在 设计.
这 时钟 比率 为 这 承担 打气 典型地
运作 在 15khz 和 0.1
µ
f, 16v 外部
电容.
关闭 模式
SP319
能 是 放 在 一个 低 电源
关闭 模式 用 bringing 两个都 ts000 (管脚 3)
和 env35 (管脚 9) 低. 在 关闭 模式,
SP319
牵引 较少 比 2ma. 为 正常的
运作, 两个都 管脚 应当 是 连接 至 +5v.
末端 使能
SP319
包含 一个 末端 使能 管脚
那 connects 或者 disconnects 这 接受者 输入
末端 电路系统. 一个 ttl 逻辑 低 在 ent
(管脚 75) 将 连接 这 "y" 末端网络
至 这 v.35 接受者 输入. 一个 ttl 逻辑 高
在 ent (管脚 75) 将 disconnect 这 "y" termi-
nation 网络 和 这 接受者 将 运作 作
v.11 一致的 接受者. 这 ent 管脚 有 一个
内部的 拉-向下 电阻 所以 那 一个floating
输入 将 使能 这 末端 网络. 这
SP319
是 兼容 和 这
SP320
自从 管脚
75 在 这
SP320
是 designated 作 一个 非 连接.
外部 电源 供应
为 产品 在哪里 独立的 外部
供应 能 是 应用 在 这 v+ 和 v- 管脚.
这 值 的 这 外部 供应 电压 应当
不 超过 +10v. 它 是 核心的 这 外部 电源
供应 提供 一个 电源 供应 sequence 的 :
+10v, +5v, 和 然后 -10v.
产品 信息
SP319
是 一个 单独的 碎片 设备 那 能
执行 一个 完全 v.35 接口. 三 (3)
v.35 驱动器 和 三 (3) v.35 接受者 是
使用 为 时钟 和 数据 信号 和 四 (4)
rs-232 (v.28) 驱动器 和 四 (4) rs-232
(v.28) 接受者 能 是 使用 为 这 控制
信号 的 这 接口. 计算数量
25
28
显示 这
SP319
配置 在 dte 和 dce
产品 along 和 一个 iso-2593 管脚 输出.
+10V
一个) c
2
+
b) c
2
–10V
图示 20. 承担 打气 波形
图示 20
显示 这 波形 在 这 积极的
和 负的 sides 的 电容 c2 各自.
一个 自由-运动 振荡器 控制 这 四
阶段 的 这 电压 shifting. 一个 描述
的 各自 阶段 跟随.
阶段 1: v
SS
承担 存储
(图示 21)
在 这个 阶段 的 这 时钟 循环, 这 积极的
一侧 的 电容 c1 和 c2 是 charged 至
+5v. c1+ 是 切换 至 地面 和 这 承担
在 c1- 是 transferred 至 c2-. 自从 c2+ 是
连接 至 +5v, 这 电压 潜在的 横过
电容 c2 变为 10v.
阶段 2: v
SS
转移
(图示 22)
阶段 二 的 这 时钟 connects 这 负的
终端 的 c2 至 这 vss 存储 电容
和 这 积极的 终端 的 c2 至 地面,
和 transfers 这 发生 -10v 至 c3.
同时发生地, 这 积极的 一侧 的 电容
c1 是 切换 至 +5v 和 这 负的 一侧
是 连接 至 地面.
阶段 3: v
DD
承担 存储
(图示 23)
这 第三 阶段 的 这 时钟 是 完全同样的 至
这 第一 阶段 - 这 transferred 承担 在 c1
生产 -5v 在 这 负的 终端 的 c1,
这个 是 应用 至 这 负的 一侧 的
电容 c2. 自从 c2+ 是 在 +5v, 这 电压
潜在的 横过 c2 是 +10v.
阶段 4: v
DD
转移
(图示 24)
这 fourth 阶段 的 这 时钟 connects 这
负的 终端 的 c2 至 地面 和 transfers
这 发生 +10v 横过 c2 至 c4, 这 vdd
存储 电容. 这 积极的 一侧 的 电容
c1 是 切换 至 +5v 和 这 负的 一侧 是
连接 至 地面, 和 这 循环 begins 又一次.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com