函数的 描述
(持续)
长 框架 同步 运作
至 使用 这 长 框架 模式, 两个都 这 框架 同步 脉冲,
FS
X
和 FS
R
, 必须 是 三 或者 更多 位 时钟 时期 长,
和 定时 relationships 指定 在
图示 3
. 为基础 在 这
transmit 框架 同步, FS
X
, 这 COMBO 将 sense whether
短的 或者 长 框架 同步 脉冲 是 正在 使用. 为 64 kHz
运作, 这 框架 同步 脉冲波 必须 是 保持 低 为 一个
最小 的 160 ns. 这 D
X
触发-状态 输出 缓存区 是
使能 和 这 rising 边缘 的 FS
X
或者 这 rising 边缘 的
BCLK
X
, whichever comes 后来的, 和 这 第一 位 clocked 输出
是 这 sign 位. 这 下列的 七 BCLK
X
rising edges 时钟
输出 这 remaining 七 位. 这 D
X
输出 是 无能 用
这 下落 BCLK
X
边缘 下列的 这 eighth rising 边缘, 或者 用
FS
X
going 低, whichever comes 后来的. 一个 rising 边缘 在 这
receive 框架 同步 脉冲波, FS
R
, 将 导致 这 PCM 数据 在
D
R
至 是 latched 在 在 这 next 第八 下落 edges 的 BCLK
R
(bclk
X
在 同步的 模式). 所有 四 设备 将 utilize
这 长 框架 同步 脉冲波 在 同步的 或者 异步的
模式.
在 产品 在哪里 这 LSB 位 是 使用 为 signalling, 和
FS
R
二 位 时钟 时期 长, 这 解码器 将 interpret 这
lost LSB 作 “
1
⁄
2
” 至 降低 噪音 和 扭曲量.
TRANSMIT 部分
这 transmit 部分 输入 是 一个 运算的 放大器 和
provision 为 增益 调整 使用 二 外部 电阻器,
看
图示 4
. 这 低 噪音 和 宽 带宽 准许 增益
在 excess 的 20 dB 横过 这 音频的 passband 至 是 认识到.
这 运算 放大 驱动 一个 统一体-增益 过滤 consisting 的 RC 起作用的
前-过滤, followed 用 一个 eighth 顺序 切换-电容
通带 过滤 clocked 在 256 khz. 这 输出 的 这个 过滤
直接地 驱动 这 encoder 样本-和-支撑 电路. 这 一个/d
是 的 companding 类型 符合 至 µ-law (tp3054) 或者 一个-law
(tp3057) 编码 conventions. 一个 精确 电压 涉及
是 修整 在 制造 至 提供 一个 输入 超载
(t
最大值
) 的 nominally 2.5v 顶峰 (看 表格 的 传递
特性). 这 FS
X
框架 同步 脉冲波 控制 这
抽样 的 这 过滤 输出, 和 然后 这 successive-
approximation encoding 循环 begins. 这 8-位 代号 是 然后
承载 在 一个 缓存区 和 shifted 输出 通过 D
X
在 这 next
FS
X
脉冲波. 这 总的 encoding 延迟 将 是 大概
165 µs (预定的 至 这 transmit 过滤) 加 125 µs (预定的 至 encod-
ing 延迟), 这个 totals 290 µs. 任何 补偿 电压 预定的 至 这
过滤 或者 比较器 是 cancelled 用 sign 位 integration.
RECEIVE 部分
这 receive 部分 组成 的 一个 expanding DAC 这个
驱动 一个 fifth 顺序 切换-电容 低 通过 过滤 clocked
在 256 khz. 这 解码器 是 一个-law (tp3057) 或者 µ-law
(tp3054) 和 这 5th 顺序 低 通过 过滤 corrects 为 这 sin
x/x attenuation 预定的 至 这 8 kHz 样本/支撑. 这 过滤 是
然后 followed 用 一个 2nd 顺序 RC 起作用的 邮递-过滤/电源
放大器 有能力 的 驱动 一个 600
Ω
加载 至 一个 水平的 的 7.2
dbm. 这 receive 部分 是 统一体-增益. 在之上 这 occurrence
的 FS
R
, 这 数据 在 这 D
R
输入 是 clocked 在 在 这 下落
边缘 的 这 next 第八 BCLK
R
(bclk
X
) 时期. 在 这 终止 的
这 解码器 时间 slot, 这 解码 循环 begins, 和 10 µs
后来的 这 解码器 DAC 输出 是 updated. 这 总的 解码器
延迟 是
∼
10 µs (解码器 更新) 加 110 µs (过滤 延迟)
加 62.5 µs (
1
⁄
2
框架), 这个 给 大概 180 µs.
tp3054-x, tp3057-x
www.国家的.com 4