定时 特性
除非 否则 noted V
CC
ea
5V
g
5% T
一个
e
0
Cto70
C 典型 特性 是 指定 在 V
CC
e
5V T
一个
e
25
C
所有 信号 是 关联 至 GND
标识 参数 情况 最小值 典型值 最大值 单位
主控 时钟 输入 规格
F
MCK
主控 时钟 频率
2048
MHz
主控 时钟 容忍 量过的 相关的 至 这 从动装置 MCLK
b
100
一个
100 ppm
主控 时钟 输入 Jitter 2048 MHz Input 18 kHz
k
f
k
200 kHz 200 ns pk-pk
t
WMH
时钟 脉冲波 宽度 V
IH
e
V
CC
b
05V
190
ns
t
WML
Hi 低 为 MCLK V
IL
e
05V
t
MR
上升 和 下降 时间 使用 作 一个 逻辑 输入
15 ns
t
MF
的 MCLK
B 频道 接口
(图示 10)
F
BCK
位 时钟 频率 主控 模式 仅有的 2048 MHz
t
WBH
时钟 脉冲波 宽度 V
IH
e
22V
190
ns
t
WBL
Hi 低 为 BCLK V
IL
e
07V
t
BR
上升 和 下降 时间 主控 模式 必要条件 为 BCLK
15 ns
源
t
BF
的 BCLK
t
SFB
设置-向上 Time FS
一个
和 主控 模式 仅有的
70
ns
FS
b
至 BCLK 低
t
HCFL
支撑 Time BCLK 低 至 主控 模式 仅有的
100
ns
FS
一个
和 FS
b
低
t
WBH
输出 脉冲波 宽度 从动装置 模式 仅有的
195 ns
t
WBL
高 和 低 为 BCLK 加载
e
2 LSTTL 输入 加 50 pF
t
DCF
延迟 Time BCLK 高 至 从动装置 模式 仅有的
115 ns
FS
一个
FS
b
和 FS
c
Transitions 加载
e
2 LSTTL 输入 加 50 pF
t
SBC
设置 向上 Time B
X
有效的
30
ns
至 BCLK 低
t
HCB
支撑 Time BCLK 低 至
50
ns
B
X
Invalid
t
DCB
延迟 Time BCLK 高 加载
e
2 LSTTL 输入 加 100 pF
160
ns
至 B
r
有效的
t
DCBZ
延迟 Time BCLK 低 至 从动装置 模式 仅有的
60 220 ns
B
r
高-阻抗
t
DCT
延迟 Time BCLK 高 加载
e
2 LSTTL 输入 加 100 pF
180
ns
至 TS
r
低
t
DCTZ
延迟 Time BCLK 低 至
60 185 ns
TS
r
高-阻抗
t
SMBC
设置-向上 Time MBS 主控 模式 仅有的
60
ns
至 BCLK 低 (便条 1) (tp3401 和 TP3403 仅有的)
t
WMBH
宽度 的 MBS 输入 主控 模式 仅有的
125
m
s
高 (tp3401 和 TP3403 仅有的)
便条 1
MBS transitions 将 出现 anywhere 在 这 Frame 和 需要 非 明确的 relationship 至 FS
一个
或者 FS
b
12