TPIC6B273
电源 逻辑 octal d-类型 获得
slis031 – april 1994 – 修订 july 1995
1
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
D
低 r
ds(在)
...5
Ω
典型
D
avalanche 活力 ...30 mj
D
第八 电源 dmos-晶体管 输出 的
150-毫安 持续的 电流
D
500-毫安 典型 电流-限制的 能力
D
输出 clamp 电压 . . . 50 v
D
低 电源 消耗量
描述
这 tpic6b273 是 一个 大而单一的, 高-电压,
中等-电流, 电源 逻辑 octal d-类型 获得
和 dmos-晶体管 输出 设计 为 使用 在
系统 那 需要 相当地 高 加载 电源.
这 设备 包含 一个 建造-在 电压 clamp 在
这 输出 为 inductive 瞬时 保护.
电源 驱动器 产品 包含 接转, sole-
noids, 和 其它 中等-电流 或者 高-电压
负载.
这 tpic6b273 包含 第八 积极的-边缘-
triggered d-类型 flip-flops 和 一个 直接 clear 输入.
各自 flip-flop 特性 一个 打开-流 电源
dmos-晶体管 输出.
当 clear (clr
) 是 高, 信息 在 这 d
输入 meeting 这 建制 时间 (所需的)东西 是
transferred 至 这 流 输出 在 这 积极的-
going 边缘 的 这 时钟 (clk) 脉冲波. 时钟
triggering occurs 在 一个 particular 电压 水平的 和
是 不 直接地 related 至 这 转变 时间 的 这
积极的-going 脉冲波. 当 这 时钟 输入 (clk)
是 在 也 这 高 或者 低 水平的, 这 d 输入 信号
有 非 效应 在 这 输出. 一个 异步的 clr
是 提供 至 转变 所有 第八 dmos-晶体管
输出 止. 当 数据 是 低 为 一个 给 输出,
这 dmos-晶体管 输出 是 止. 当 数据 是
高, 这 dmos-晶体管 输出 有 下沉-电流
能力.
输出 是 低-一侧, 打开-流 dmos
晶体管 和 输出 比率 的 50 v 和 150-毫安
持续的 下沉-电流 能力. 各自 输出
提供 一个 500-毫安 典型 电流 限制 在
T
C
= 25
°
c. 这 电流 限制 减少 作 这
接合面 温度 增加 为 额外的
设备 保护.
这 tpic6b273 是 典型 为 运作 在 这 运行 情况 温度 范围 的 –40
°
c 至 125
°
c.
版权
1997, 德州 器械 组成公司的
生产 数据 信息 是 电流 作 的 发行 日期.
产品 遵从 至 规格 每 这 条款 的 德州 器械
标准 保用单. 生产 处理 做 不 必然地 包含
测试 的 所有 参数.
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
CLR
D1
D2
DRAIN1
DRAIN2
DRAIN3
DRAIN4
D3
D4
地
V
CC
D8
D7
DRAIN8
DRAIN7
DRAIN6
DRAIN5
D6
D5
CLK
dw 或者 n 包装
(顶 视图)
逻辑 标识
†
R
1
11
CLK
C1
DRAIN1
4
DRAIN2
5
DRAIN3
6
DRAIN4
7
DRAIN5
14
DRAIN6
15
DRAIN7
16
DRAIN8
17
CLR
†
这个 标识 是 在 一致 和 ansi/ieee 标准 91-1984
和 iec 发行 617-12.
输入
输出
L
H
H
H
函数 表格
(各自 频道)
CLK D
X
↑
↑
L
X
H
L
X
H
L
H
Latched
CLR
流
h = 高 水平的, l = 低 水平的, x = irrelevant
1D
2
D1
3
D2
8
D3
9
D4
12
D5
13
D6
18
D7
19
D8
生产 数据 信息 是 电流 作 的 发行 日期.
产品 遵从 至 规格 每 这 条款 的 德州 器械
标准 保用单. 生产 处理 做 不 必然地 包含
测试 的 所有 参数.