6.42
IDT70914S
高-速 36k (4k x 9) 同步的 双-端口 静态的 内存 military, 工业的 和 商业的 温度 范围
8
注释:
1. 转变 是 量过的 ±200mv 从 低 或者 高-阻抗 电压 和 这 输出 测试 加载 (图示 2).
2.
CE
L
=
CE
R
= v
IL
,
CLKEN
L
=
CLKEN
R
= v
il.
3.
OE
= v
IL
为 这 读 端口, 端口 'b'.
4. 所有 定时 是 这 一样 为 left 和 正确的 端口. 端口 "一个" 将 是 也 这 left 或者 正确的 端口. 端口 "b" 是 opposite 从 端口 "a".
5. 如果 t
CCS
< 最大 指定, 然后 数据 从 正确的 端口 读 是 不 有效的 直到 这 最大 指定 为 t
CWDD
.
如果 t
CCS
> 最大 指定, 然后 数据 从 正确的 端口 读 是 不 有效的 直到 t
CCS
+ t
CD
. t
CWDD
做 不 应用 在 这个 情况.
数据 在
"一个"
CLK
"b"
r/
W
"b"
地址
"一个"
r/
W
"一个"
CLK
"一个"
地址
"b"
非
相一致
相一致
非
相一致
相一致
有效的
t
CWDD
t
CD
t
直流
数据 输出
"b"
3490 drw 09
有效的
有效的
t
CCS
(5)
t
CD
一个 一个 + 1 一个 + 2 一个 + 3
t
CYC
t
CH
t
CL
t
SCK
t
HCK
t
SCK
r/
W
地址
数据
输出
CE
CLKEN
CLK
OE
t
S
t
H
t
CD
t
直流
t
CKLZ
Qn Qn + 1 Qn + 1
t
OHZ
t
OLZ
t
OE
t
CKHZ
3490 drw 08
(1)
(1)
(1)
(1)