rev. c - 15 january, 2001 5
TS80C31X2
表格 2. 管脚 描述 为 40/44 管脚 包装
MNEMONIC
管脚 号码
类型
名字 和 函数
DIL LCC VQFP 1.4
V
SS
20 22 16 I
地面:
0V 涉及
Vss1 1 39 I
Optional 地面:
联系 这 销售 Office 为 地面 连接.
V
CC
40 44 38 I
电源 供应:
这个 是 这 电源 供应 电压 为 正常的, 空闲 和 电源-
向下 运作
p0.0-p0.7 39-32 43-36 37-30 i/o
端口 0
: 端口 0 是 一个 打开-流, 双向的 i/o 端口. 端口 0 管脚 那 有 1s
写 至 它们 float 和 能 是 使用 作 高 阻抗 输入. 端口 0 管脚 必须
是 polarized 至 Vcc 或者 Vss 在 顺序 至 阻止 任何 parasitic 电流 消耗量.
端口 0 是 也 这 多路复用 低-顺序 地址 和 数据 总线 在 进入 至
外部 程序 和 数据 记忆. 在 这个 应用, 它 使用 强 内部的
拉-向上 当 发出 1s.
p1.0-p1.7 1-8 2-9 40-44
1-3
i/o
端口 1:
端口 1 是 一个 8-位 双向的 i/o 端口 和 内部的 拉-ups. 端口 1
管脚 那 有 1s 写 至 它们 是 牵引的 高 用 这 内部的 拉-ups 和
能 是 使用 作 输入. 作 输入, 端口 1 管脚 那 是 externally 牵引的 低 将
源 电流 因为 的 这 内部的 拉-ups.
p2.0-p2.7 21-28 24-31 18-25 i/o
端口 2
: 端口 2 是 一个 8-位 双向的 i/o 端口 和 内部的 拉-ups. 端口 2
管脚 那 有 1s 写 至 它们 是 牵引的 高 用 这 内部的 拉-ups 和
能 是 使用 作 输入. 作 输入, 端口 2 管脚 那 是 externally 牵引的 低 将
源 电流 因为 的 这 内部的 拉-ups. 端口 2 emits 这 高-顺序 地址
字节 在 fetches 从 外部 程序 记忆 和 在 accesses 至 外部
数据 记忆 那 使用 16-位 地址 (movx @dptr).在 这个 应用, 它
使用 强 内部的 拉-ups 发出 1s. 在 accesses 至 外部 数据 记忆
那 使用 8-位 地址 (movx @ri), 端口 2 emits 这 内容 的 这 P2 sfr.
p3.0-p3.7 10-17 11,
13-19
5,
7-13
i/o
端口 3:
端口 3 是 一个 8-位 双向的 i/o 端口 和 内部的 拉-ups. 端口 3
管脚 那 有 1s 写 至 它们 是 牵引的 高 用 这 内部的 拉-ups 和
能 是 使用 作 输入. 作 输入, 端口 3 管脚 那 是 externally 牵引的 低 将
源 电流 因为 的 这 内部的 拉-ups. 端口 3 也 serves 这 特定的
特性 的 这 80C51 家族, 作 列表 在下.
10 11 5 I
RXD (p3.0):
串行 输入 端口
11 13 7 O
TXD (p3.1):
串行 输出 端口
12 14 8 I
INT0 (p3.2):
外部 中断 0
13 15 9 I
INT1 (p3.3):
外部 中断 1
14 16 10 I
T0 (p3.4):
计时器 0 外部 输入
15 17 11 I
T1 (p3.5):
计时器 1 外部 输入
16 18 12 O
WR (p3.6):
外部 数据 记忆 写 strobe
17 19 13 O
RD (p3.7):
外部 数据 记忆 读 strobe
重置 9 10 4 I
重置:
一个 高 在 这个 管脚 为 二 机器 循环 当 这 振荡器 是 运动,
resets 这 设备. 一个 内部的 diffused 电阻 至 V
SS
准许 一个 电源-在 重置
使用 仅有的 一个 外部 电容 至 V
cc.
ALE 30 33 27 O (i)
地址 获得 使能:
输出 脉冲波 为 闭锁 这 低 字节 的 这 地址
在 一个 进入 至 外部 记忆. 在 正常的 运作, ALE 是 emitted 在 一个
常量 比率 的 1/6 (1/3 在 X2 模式) 这 振荡器 频率, 和 能 是 使用
为 外部 定时 或者 clocking. 便条 那 一个 ALE 脉冲波 是 skipped 在 各自
进入 至 外部 数据 记忆.
PSEN 29 32 26 O
程序 Store 使能:
这 读 strobe 至 外部 程序 记忆. 当
executing 代号 从 这 外部 程序 记忆, PSEN 是 使活动 两次 各自
机器 循环, 除了 那 二 PSEN activations 是 skipped 在 各自 进入
至 外部 数据 记忆. PSEN 是 不 使活动 在 fetches 从 内部的
程序 记忆.
EA 31 35 29 I
外部 进入 使能:
EA 必须 是 externally 使保持 低 至 使能 这 设备
至 fetch 代号 从 外部 程序 记忆 locations.
XTAL1 19 21 15 I
结晶 1:
输入 至 这 反相的 振荡器 amplifier 和 输入 至 这 内部的
时钟 发生器 电路.
XTAL2 18 20 14 O
结晶 2:
输出 从 这 反相的 振荡器 amplifier