TSB41LV02A
ieee 1394a 二 端口 缆索 transceiver/arbiter
slls400a – january 2000 – 修订 将 2000
48
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
principles 的 运作
这 sequence 的 events 为 initialization 的 这 phy-llc 接口 当 这 接口 是 在 这 nondifferentiated
模式 的 运作 (iso管脚 是 高) 是 作 跟随:1
一个. lps reasserted. 之后 这 接口 有 被 在 这 重置 或者 无能 状态 为 在 least 这 最小
T
RESTORE
时间, 这 llc 导致 这 接口 至 是 initialized 和 restored 至 正常的 运作 用
reasserting 这 lps 信号. (在 这 previous 图解, 这 接口 是 显示 在 这 无能 状态 和
sysclk 低 inactive. 不管怎样, 这 接口 initialization sequence 描述 here 是 也 executed
如果 这 接口 是 merely 重置 但是 不 还 无能. )
b. sysclk 使活动. 如果 这 接口 是 无能, 这 phy re-activates 它的 sysclk 输出 当 它 发现
那 lps 有 被 reasserted. 如果 这 phy 有 entered 一个 低-电源 状态, 它 将 引领 在 5.3 至 7.3
ms 为 sysclk 至 是 restored; 如果 这 phy 是 不 在 一个 低-电源 状态, sysclk 将 是 restored 在里面
60 ns. 这 sysclk 输出 是 一个 50% 职责 循环 正方形的 波 和 一个 频率 的 49.152 mhz
±
100 ppm
(时期 的 20.345 ns). 在 这 第一 七 循环 的 sysclk, 这 phy 持续 至 驱动 这 ctl 和
d 管脚 低. 这 llc 是 也 必需的 至 驱动 它的 ctl 和 d 输出 低 为 一个 的 这 第一 六 循环 的
sysclk 但是 至 否则 放置 它的 ctl 和 d 输出 在 一个 高-阻抗 状态. 这 llc 持续
至 驱动 它的 lreq 输出 低 在 这个 时间.
c. receive 表明. 在之上 这 eighth sysclk 循环 下列的 reassertion 的 lps, 这 phy asserts 这
receive 状态 在 这 ctl 线条 和 这 数据-在 indication (所有 ones) 在 这 d 线条 为 一个 或者 更多
循环.
d. initialization 完全. 这 phy asserts 这 空闲 状态 在 这 ctl 线条 和 逻辑 0 在 这 d 线条. 这个
indicates 那 这 phy-llc 接口 initialization 是 完全 和 正常的 运作 将 commence.
这 phy 将 now 接受 requests 从 这 llc 通过 这 lreq 线条.