首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:696010
 
资料名称:VP211ACGMP1S
 
文件大小: 133.17K
   
说明
 
介绍:
Dual 90MHz 6-Bit Analog to Digital Converter
 
 


: 点此下载
  浏览型号VP211ACGMP1S的Datasheet PDF文件第1页
1
浏览型号VP211ACGMP1S的Datasheet PDF文件第2页
2
浏览型号VP211ACGMP1S的Datasheet PDF文件第3页
3
浏览型号VP211ACGMP1S的Datasheet PDF文件第4页
4

5
浏览型号VP211ACGMP1S的Datasheet PDF文件第6页
6
浏览型号VP211ACGMP1S的Datasheet PDF文件第7页
7
浏览型号VP211ACGMP1S的Datasheet PDF文件第8页
8
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
VP211
5
设备 描述
这 vp211 是 一个 双 90mhz 6-位 模数转换器 系统, (看
图.2). 包含 在 碎片 是 一个 高 带宽 模数转换器 驱动器
amplifier, 一个 6-位 相似物 至 数字的 转换器, latches 和 ttl
兼容 数据 输出. 这 vp211 也 有 这 需要
偏差 电压 为 这 涉及 电阻 chain 在 这 ‘flash’
architecture 的 这 模数转换器.
相似物 输入
这 相似物 输入, (vin一个,b) 是 一个.c. 结合 在 这
非-反相的 输入 的 这 模数转换器 驱动器 amplifiers, 这个
提供 这 需要 带宽, 增益, 补偿 和 低
阻抗 必需的 至 驱动 这 模数转换器. 这 amplifier 有
被 设计 所以 那 一个 输入 的 0 伏特 将 生产 一个
输出 水平的 equal 至 这 电压 呈现 在 这 middle 的 这
模数转换器 电阻 chain, vrm (3.00v 典型值.). 这个 是 达到 用 一个
内部的 反馈 循环 在里面 各自 amplifier 这个 比较
这 amplifier 输出 和 vrm, (看 图.3). 这个 电压 将
生产 一个 转变 二进制的 代号 的 011111 至 100000 在 这
输出 的 这 模数转换器.
涉及 电压
一个 在 碎片 带宽 间隙 电压 涉及 电路 联合的
和 二 运算-放大器 提供 所有 这 需要 偏差 电压
为 这 模数转换器 涉及 电阻 chain, bottom (vrb), middle
(vrm) 和 顶(vrt). vrb, vrm 和 vrt 有 被
brought 输出 至 管脚 12, 9 和 4 各自 和 应当 是
decoupled 和 100nf 电容 关闭 至 这 包装 管脚.
模数转换器 电路
这 vp211 雇用 一个 ‘flash’ architecture consisting 的 一个
涉及 电阻 chain, 一个 排列 的 64 comparators,
encoding 逻辑 和 一个 6-位 获得. 这 63 涉及 水平
发生 用 这 电阻 chain 是 对照的 和 这
相似物 输出 信号 从 这 模数转换器 驱动器 amplifier 使用 这
比较器 排列. 这个 生产 一个 温度计 代号 这个
这 encoding 逻辑 converts 在 一个 6-位 文字.
数字的 接口
这 ttl 数据 输出 管脚, (da0-da5) 和 (db0-db5),
有 被 优化 至 接口 和 设备 在 关闭
proximity 至 这 vp211 和 是 设计 至 提供
satisfactory 逻辑 水平 在 speeds 向上 至 90mhz 在 一个 输出
的 一个 和 一个 总的 加载 电容 的 10pf. 所有 数据 输出
应当 有 大概 相等的 加载 至 确保
恰当的 建制 和 支撑 时间. 为 电容的 负载 在 excess
的 10pf, 输出 缓存区 是 推荐.
时钟 接口
这 时钟 信号 至 这 模数转换器 synchronizes 这 抽样,
转换 和 输出 stages 的 这 设备 作 显示 在 这
定时 图解 (看 图.4). 这 输出 的 这 模数转换器 驱动器 放大
是 抽样 当 这 比较器 排列 是 latched 在 这 rising
边缘 的 这 输入 时钟. 数据 是 然后 提交 至 这 ttl 数据
输出 和 latched 在 这 下落 边缘 的 这 输入 时钟.
输入
信号
VRM
至 模数转换器
模数转换器 驱动器
放大
C
C
C
竞赛
竞赛_(q,i)
直流 变换
图.3 直流 补偿 内部的 反馈 循环
τ
1
C
获得
比较器
L
v ref.
vin(一个,b)
时钟 至 模数转换器
数据 输出
CLKIN
数据 输出
TTL
门槛
tpw 1 tpw 0
vin(一个,b)
T
支撑
N
n+1n-1
N+1
N
n-1
Tsu
图.4 系统 定时 图解
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com