VLSI
解决方案
y
VS1003 初步的
VS1003
7. SPI BUSES
之后 这 文字 有 被 shifted 在 和 这 last 时钟 有 被 sent, XCS 应当 是 牵引的 高 至 终止 这
写 sequence.
之后 这 last 位 有 被 sent, DREQ 是 驱动 低 为 这 持续时间 的 这 寄存器 更新, marked “exe-
cution” 在 这 figure. 这 时间 varies 取决于 在 这 寄存器 和 它的 内容 (看 表格 在 Chapter 8.6
为 详细信息). 如果 这 最大 时间 是 变长 比 what 它 takes 从 这 微控制器 至 喂养 这 next
SCI command 或者 SDI 字节, 它 是 不 允许 至 finish 一个 新 sci/sdi 运作 在之前 DREQ 有 risen
向上 又一次.
7.6 SPI 定时 图解
XCS
SCK
SI
所以
0
1
15
14
16
tXCSS
tXCSH
tWL
tWH
tH
tSU
tV
tZ
tDIS
tXCS
30
31
图示 8: SPI 定时 图解.
标识 最小值 最大值 单位
tXCSS 5 ns
tSU -26 ns
tH 2 CLKI 循环
tZ 0 ns
tWL 2 CLKI 循环
tWH 2 CLKI 循环
tV 2 (+ 25ns
1
) CLKI 循环
tXCSH -26 ns
tXCS 2 CLKI 循环
tDIS 10 ns
1
25ns 是 当 管脚 承载 和 100pF 电容. 这 时间 是 shorter 和 更小的 电容.
便条: 作 tWL 和 twh, 作 好 作 tH 需要 在 least 2 时钟 循环, 这 最大 速 为 这 SPI
总线 那 能 容易地 是 使用 是 1/6 的 VS1003’s 内部的 时钟 速 clki. Slightly 高等级的 速 能 是
达到 和 非常 细致的 定时 tuning. 为 详细信息, 看 应用 注释 为 vs10xx.
便条: 虽然 这 定时 是 获得 从 这 内部的 时钟 clki, 这 系统 总是 开始 向上 在
1
.
0
×
模式, 因此 CLKI
=
xtali.
便条: 负的 号码 意思 那 这 信号 能 改变 在 不同的 顺序 从 what 是 显示 在 这
图解.
版本 0.92, 2005-06-07 20