W6810
发行 释放 日期: october 10, 2002
- 7 - 修订 a9
6. 管脚 描述
管脚
名字
管脚
非.
符合实际
V
REF
1 这个 管脚 是 使用 至 绕过 这 在-碎片 2.5v 电压 涉及. 它 needs 至 是 decoupled 至 v
SS
通过 一个 0.1
µ
f 陶瓷的 解耦 电容. 非 external 负载 应当 是 系 至 这个 管脚.
ro- 2
反相的 输出 的 这 receive smoothing 过滤. 这个 管脚 能 典型地 驱动 一个 2 k
Ω
加载 至 1.575
volt 顶峰 关联 至 这 相似物 地面 水平的.
PAI 3 这个 管脚 是 这 反相的 输入 至 the 电源 放大器. 它的 直流 水平的 是 在 这 v
AG
电压.
pao- 4
反相的 电源 放大器 输出. 这个 管脚 能 驱动 一个 300
Ω
加载 至 1.575 volt 顶峰 关联
至 这 v
AG
电压 水平的.
pao+ 5
非-反相的 电源 放大器 输出. 这个 管脚 能 驱动 一个 300
Ω
加载 至 1.575 volt 顶峰
关联 至 这 v
AG
电压 水平的.
V
DD
6
电源 供应. 这个 管脚 应当 是 decoupled 至 v
SS
和 一个 0.1
µ
f 陶瓷的 电容.
FSR 7 8 khz 框架 同步 输入 为 这 pcm receive 部分. 这个 管脚 也 选择 频道 0 或者
频道 1 在 这 gci 和 idl 模式. 它 能 也是 连接 至 这 fst 管脚 当 transmit
和 receive 是 同步的 行动.
PCMR 8 pcm 输入 数据 receive 管脚. 这 数据 needs至 是 同步的 和 这 fsr 和 bclkr 管脚.
BCLKR 9 pcm receive 位 时钟 输入 管脚. 这个 管脚也 选择 这 接口 模式. 这 gci 模式 是
选择 当 这个 管脚 是 系 至 v
SS
. 这 idl 模式 是 选择 当 这个 管脚 是 系 至 v
DD
.
这个 管脚 能 也 是 系 至 这 bclkt 当transmit 和 receive 是 同步的 行动.
PUI 10 电源 向上 输入 信号. 当 这个 管脚 是 系 至 v
DD
, 这 部分 是 powered 向上. 当 系 至 v
SS
,
这 部分 是 powered 向下.
MCLK 11 系统 主控 时钟 输入. 可能输入 发生率 是 256 khz, 512 khz, 1536 khz, 1544
khz, 2048 khz, 2560 khz &放大; 4096 khz. 为 一个 better 效能, 它 是 推荐 至 有
这 mclk 信号 同步的 和 排整齐 至 这 fst 信号. 这个 是 一个 必要条件 在 这
情况 的 256 和 512 khz 频率.
BCLKT 12 pcm transmit 位 时钟 输入 管脚.
PCMT 13 pcm 输出 数据 transmit 管脚. 这 输出数据 是 同步的 和 这 fst 和 bclkt 管脚.
FST 14 8 khz transmit 框架 同步 输入. 这个管脚 synchronizes 这 transmit 数据 字节.
V
SS
15 这个 是 这 供应 地面. th是 管脚 应当 是 连接 至 0v.
µ
/一个-law
16
compander 模式 选择 管脚.
µ
-law companding 是 选择 当 这个 管脚 是 系 至 v
DD
. 一个-law
companding 是 选择 当 这个 管脚 是 系 至 v
SS
.
AO 17 相似物 输出 的 这 第一增益 平台 在 这 transmit path.
ai- 18 反相的 输入 的 这 第一 增益 平台 在 这 transmit path.
AI+ 19 非-反相的 输入 的 这 first 增益 平台 在 这 transmit path.
V
AG
20 mid-供应 相似物 地面 管脚, 这个 供应 一个 2.5 volt 涉及 电压 为 所有-相似物 信号
处理. 这个 管脚 应当 是 decoupled 至 v
SS
和 一个 0.01
µ
f 电容. 这个 管脚 变为
高 阻抗 当 这 碎片 是 powered 向下.