WM8746
进步 信息
pp rev 1.4 十一月 2001
11
正确的 justified 模式
在 正确的 justified 模式, 这 lsb 是 抽样 在 这 rising 边缘 的 bckin preceding 一个 lrcin
转变. lrcin 是 高 在 这 left 样本 和 低 在 这 正确的 样本.
left 频道 正确的 频道
LRCIN
BCKIN
din0/1/2
1/fs
n321
n-2 n-1
LSBMSB
n321
n-2 n-1
LSBMSB
图示 5 正确的 justified 模式 定时 图解
I
2
s 模式
在 i
2
s 模式, 这 msb 是 抽样 在 这 第二 rising 边缘 的 bckin 下列的 一个 lrcin 转变.
lrcin 是 低 在 这 left 样本 和 高 在 这 正确的 样本.
left 频道 正确的 频道
LRCIN
BCKIN
din0/1/2
1/fs
n321
n-2 n-1
LSB
MSB
n321
n-2 n-1
LSB
MSB
1 bckin
1 bckin
图示 6 i
2
s 模式 定时 图解
dsp early 模式
在 dsp early 模式, 这 第一 位 是 抽样 在 这 bckin 边缘 下列的 这 一个 这个 发现 一个 低
至 高 转变 在 lrcin.
1 bckin
LRCIN
BCKIN
DIN0
输入 文字 长度 (iwl)
1/fs
频道 0
LEFT
n21
n-1
LSBMSB
n21
n-1
频道 0
正确的
21
频道 1
LEFT
n
n-1
频道 2
正确的
非 有效的 数据
1 bckin
图示 7 dsp early 模式 定时 图解