WM8768
生产 数据
w
pd rev 4.1 march 2005
18
正确的 justified 模式
在 正确的 justified 模式, 这 lsb 的 din1/2/3/4 是 抽样 用 这 wm8768 在 这 rising 边缘 的 bclk
preceding 一个 LRCLK 转变. LRCLK 是 高 在 这 left 样本 和 低 在 这 正确的
样本 (图示 14).
图示 14 正确的 justified 模式 定时 图解
i2s 模式
在 i
2
S模式, 这 msb的 din1/2/3/4是 抽样用这wm8768 在 这第二 rising边缘的BCLK
下列的 一个 LRCLK 转变. LRCLK 是 低 在 这 left 样本 和 高 在 这 正确的
样本.
图示 15 i
2
s 模式 定时 图解
dsp 模式 一个
在 DSP 模式 一个, 这 MSB 的 DAC 频道 1 left 数据 是 抽样 用 这 WM8768 在 这 第二
rising边缘在BCLK下列的一个LRCLKrising边缘.DAC频道1正确的和DAC途径2/3/4
数据 follow dac 频道 1 left 数据 (图示 16).
图示 16 dsp 模式 一个 定时 图解 – dac 数据 输入
left 频道 正确的 频道
LRCIN
BCKIN
din1/2/3/4
1/fs
n321
n-2 n-1
LSBMSB
n321
n-2 n-1
LSBMSB
left 频道 正确的 频道
LRCIN
BCKIN
din1/2/3/4
1/fs
n321
n-2 n-1
LSB
MSB
n321
n-2 n-1
LSB
MSB
1 bckin
1 bckin
1 bckin
LRCIN
BCKIN
DIN1
输入 文字 长度 (iwl)
1/fs
频道 1
LEFT
n21
n-1
LSBMSB
n21
n-1
频道 1
正确的
21
频道 2
LEFT
n
n-1
频道 4
正确的
非 有效的 数据
1 bckin