首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:720810
 
资料名称:MAX1717EEG
 
文件大小: 501.37K
   
说明
 
介绍:
Dynamically Adjustable, Synchronous Step-Down Controller for Notebook CPUs
 
 


: 点此下载
  浏览型号MAX1717EEG的Datasheet PDF文件第15页
15
浏览型号MAX1717EEG的Datasheet PDF文件第16页
16
浏览型号MAX1717EEG的Datasheet PDF文件第17页
17
浏览型号MAX1717EEG的Datasheet PDF文件第18页
18

19
浏览型号MAX1717EEG的Datasheet PDF文件第20页
20
浏览型号MAX1717EEG的Datasheet PDF文件第21页
21
浏览型号MAX1717EEG的Datasheet PDF文件第22页
22
浏览型号MAX1717EEG的Datasheet PDF文件第23页
23
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MAX1717
dynamically 可调整的, 同步的
步伐-向下 控制 为 notebook cpus
______________________________________________________________________________________ 19
那里 是 的确 安静的 承担 left 在 这 门. 使用 非常
短的, 宽 查出 测量 10 至 20 squares (50 至 100
毫英寸 宽 如果 这 场效应晶体管 是 1 inch 从 这 max1717).
这 dead 时间 在 这 其它 边缘 (dh turning 止) 是
决定 用 一个 fixed 35ns (典型值) 内部的 延迟.
这 内部的 拉-向下 晶体管 那 驱动 dl 低 是
强健的, 和 一个 0.5
典型 在-阻抗. 这个 helps
阻止 dl 从 正在 牵引的 向上 在 这 快 上升-
时间 的 这 inductor node, 预定的 至 电容的 连接
从 这 流 至 这 门 的 这 低-一侧 同步的-
整流器 场效应晶体管. 不管怎样, 为 高-电流 产品,
你 might 安静的 encounter 一些 结合体 的 高-
和 低-一侧 fets 那 将 导致 过度的 门-流
连接, 这个 能 含铅的 至 效率-killing, emi-
producing shoot-通过 电流. 这个 是 常常 remedied
用 adding 一个 电阻 在 序列 和 bst, 这个 增加
这 转变-在 时间 的 这 高-一侧 场效应晶体管 没有 degrading
这 转变-止 时间 (图示 6).
POR
电源-在 重置 (por) occurs 当 v
CC
rises 在之上
大概 2v, resetting 这 故障 获得 和 preparing
这 pwm 为 运作. v
CC
欠压 lockout
(uvlo) 电路系统 inhibits 切换, forces vgate 低,
和 forces 这 dl 门 驱动器 高 (至 enforce 输出
超(电)压 保护). 当 v
CC
rises 在之上 4.2v, 这
dac 输入 是 抽样 和 这 输出 电压 begins
至 回转 至 这 dac 设置.
为 自动 startup, 这 电池 电压 应当 是
呈现 在之前 v
CC
. 如果 这 max1717 attempts 至 bring
这 输出 在 规章制度 没有 这 电池 电压
呈现, 这 故障 获得 将 trip. 这 skp/
SDN
管脚 能
是 toggled 至 重置 这 故障 获得.
关闭
当 skp/
SDN
变得 低, 这 max1717 变得 在 低-
电源 关闭 模式. vgate 变得 低 立即.
这 输出 电压 ramps 向下 至 0 在 25mv 步伐 在
这 时钟 比率 设置 用 r
时间
. 当 这 dac reaches 这
0v 设置, dl 变得 高, dh 变得 低, 这 涉及 是
转变 止, 和 这 供应 电流 drops 至 关于 2µa.
当 skp/
SDN
变得 高 或者 floats, 这 涉及 pow-
ers 向上, 和 之后 这 涉及 uvlo 是 passed, 这
dac 目标 是 evaluated 和 切换 begins. 这
回转-比率 控制 ramps 向上 从 零 在 25mv 步伐
至 这 目前 选择 代号 值 (为基础 在 一个/
B
).
那里 是 非 传统的 软-开始 (能变的 电流 限制)
电路系统, 所以 全部 输出 电流 是 有 立即.
vgate 变得 高 之后 这 回转-比率 控制 有 ter-
minated 和 这 输出 电压 是 在 规章制度. 作 soon
作 vgate 变得 高, 全部 电源 是 有.
UVLO
如果 这 v
CC
电压 drops 低 足够的 至 trip 这 uvlo
比较器, 它 是 assumed 那 那里 是 不 足够的 供应
电压 至 制造 有效的 decisions. 至 保护 这 输出
从 超(电)压 faults, dl 是 强迫 高 在 这个 模式.
这个 将 强迫 这 输出 至 地, 但是 它 将 不 使用 这
回转-比率 控制. 这个 结果 在 大 负的
inductor 电流 和 possibly 小 负的 输出
电压. 如果 v
CC
是 likely 至 漏出 在 这个 fashion, 这 输出
能 是 clamped 和 一个 肖特基 二极管 至 地 至
减少 这 负的 excursion.
dac 输入 d0–d4
这 数字的-至-相似物 转换器 (dac) programs 这
输出 电压. 它 典型地 receives 一个 preset 数字的
代号 从 这 cpu 管脚, 这个 是 也 hard-连线的 至
地 或者 left 打开-电路. 它们 能 也 是 驱动 用
数字的 逻辑, 一般-目的 i/o, 或者 一个 外部 mux.
做 不 leave d0–d4 floating—use 1m
或者 较少 拉-ups
如果 这 输入 将 float. d0–d4 能 是 changed 当
这 smps 是 起作用的, 初始的 一个 转变 至 一个 新 输出
电压 水平的. 如果 这个 模式 的 dac 控制 是 使用, 连接
一个/
B
高. 改变 d0–d4 一起, avoiding 更好
比 1µs skew 在 位. 否则, incorrect DAC
readings 将 导致 一个 partial 转变 至 这 wrong
电压 水平的, followed 用 这 将 转变 至 这
准确无误的 电压 水平的, lengthening 这 整体的 转变
时间. 这 有 dac 代号 和 结果 输出
电压 (表格 4) 是 兼容 和 intel’s mobile
Pentium
®
III 规格.
一个/
B
内部的 mux
这 max1717 包含 一个 内部的 mux 那 能 是 使用
至 选择 一个 的 二 编写程序 dac 代号 和 输出
BST
+5V
V
BATT
5
典型值
DH
LX
MAX1717
图示 6. 减少 这 切换-node 上升 时间
pentium 是 一个 注册 商标 的 intel corp.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com