max186/max188
低-电源, 8-频道,
串行 12-位 adcs
______________________________________________________________________________________ 17
FULL
电源-向下
POWERED
向上
powered 向上
数据 有效的
数据 有效的
内部的 时钟 模式
SX
XXXX
10 S 00
XXXXX
S
模式
DOUT
DIN
CLOCK
模式
sets internal
时钟 模式
sets full
电源-向下
转换
转换
SSTRB
100
DIN
REFADJ
VREF
2.5v
0V
4V
0V
101 1 11100 101
FULLPD FASTPD NOPD FULLPD FASTPD
2ms wait
完全 转换 sequence
t
BUFFEN
≈
15µs
τ
= rc = 20k
Ω
x c
REFADJ
(zeros)
CH1 CH7
(zeros)
硬件 电源-向下
这
SHDN
管脚 places 这 转换器 在 这 全部
电源-向下 模式. 不像 和 这 软件 shut-向下
模式, 转换 是 不 完成. 它 stops coinci-
dentally 和
SHDN
正在 brought 低. 那里 是 非
电源-向上 延迟 如果 一个 外部 涉及 是 使用 和 是
不 shut 向下. 这
SHDN
管脚 也 选择 内部的 或者
外部 涉及 补偿 (看 表格 7).
电源-向下 sequencing
这 max186/max188 自动 电源-向下 模式 能
保存 considerable 电源 当 运行 在 较少 比
最大 样本 比率. 这 下列的 discussion illus-
trates 这 各种各样的 电源-向下 sequences.
最低 电源 在 向上 至 500
conversions/频道/第二
这 下列的 examples illustrate 二 不同的 电源-向下
sequences. 其它 结合体 的 时钟 比率, compen-
sation 模式, 和 电源-向下 模式 将 给 最低
电源 消耗量 在 其它 产品.
图示 14a depicts 这 max186 电源 消耗量 为
一个 或者 第八 频道 conversions utilizing 全部
电源-向下 模式 和 内部的 涉及 补偿.
一个 0.01µf 绕过 电容 在 refadj 形式 一个 rc 过滤
和 这 内部的 20k
Ω
涉及 电阻 和 一个 0.2ms
时间 常量. 至 达到 全部 12-位 精度, 10 时间
constants 或者 2ms 是 必需的 之后 电源-向上. waiting
2ms 在 fastpd 模式 instead 的 全部 电源-向上 将 减少
这 电源 消耗量 用 一个 因素 的 10 或者 更多. 这个 是
达到 用 使用 这 sequence 显示 在 图示 13.
图示 12b. 定时 图解 电源-向下 模式, 内部的 时钟
图示 13. max186 fullpd/fastpd 电源-向上 sequence