R
xc3000 序列 地方 可编程序的 门 arrays
7-4 十一月 9, 1998 (版本 3.1)
介绍
xc3000-序列 地方 可编程序的 门 arrays (fpgas)
提供 一个 组 的 高-效能, 高-密度, 数字的
整体的 电路. 它们的 regular, extendable, 有伸缩性的,
用户-可编程序的 排列 architecture 是 composed 的 一个
配置 程序 store 加 三 类型 的 config-
urable elements: 一个 perimeter 的 i/o blocks (iobs), 一个 核心
排列 的 configurable 逻辑 bocks (clbs) 和 resources
为 interconnection. 这 一般 结构 的 一个 fpga 是
显示 在图示 2. 这 开发 系统 提供
图式 俘获 和 自动 放置-和-route 为 设计
entry. 逻辑 和 定时 simulation, 和 在-电路 emulation
是 有 作 设计 verification alternatives. 这 设计
editor 是 使用 为 interactive 设计 optimization, 和 至
compile 这 数据 模式 那 代表 这 配置
程序.
这 fpga 用户 逻辑 功能 和 interconnections 是
决定 用 这 配置 程序 数据 贮存 在
内部的 静态的 记忆 cells. 这 程序 能 是 承载 在
任何 的 一些 模式 至 accommodate 各种各样的 系统
(所需的)东西. 这 程序 数据 resides externally 在 一个
可擦可编程只读存储器, 非易失存储器 或者 只读存储器 在 这 应用 电路
板, 或者 在 一个 floppy disk 或者 hard disk. 在-碎片 initialization
逻辑 提供 为 optional 自动 加载 的 程序
数据 在 电源-向上. 这 companion xc17xx 串行 configu-
限定 proms 提供 一个 非常 简单的 串行 配置
程序 存储 在 一个 一个-时间 可编程序的 包装.
这 xc3000 地方 可编程序的 门 排列 families pro-
vide 一个 多样性 的 逻辑 capacities, 包装 样式, tempera-
ture 范围 和 速 grades.
xc3000 序列 overview
那里 是 now 四 distinct 家族 groupings 在里面 这
xc3000 序列 的 fpga 设备:
• xc3000a 家族
• xc3000l 家族
• xc3100a 家族
• xc3100l 家族
所有 四 families share 一个 一般 architecture, 开发-
ment 软件, 设计 和 程序编制 methodology, 和
也 一般 包装 管脚-outs. 一个 extensive 产品
描述 覆盖 这些 一般 aspects.
详细地 参数 信息 为 这 xc3000a,
xc3000l, xc3100a, 和 xc3100l 产品 families 是 然后
提供. (这 xc3000 和 xc3100 families 是 不 rec-
ommended 为 新 设计.)
here 是 一个 简单的 overview 的 那些 xc3000 产品 cur-
rently emphasized:
•
xc3000a 家族
— 这 xc3000a 是 一个 增强
版本 的 这 基本 xc3000 家族, featuring 额外的
interconnect resources 和 其它 用户-friendly
增强.
•
xc3000l 家族
— 这 xc3000l 是 完全同样的 在
architecture 和 特性 至 这 xc3000a 家族, 但是
运作 在 一个 名义上的 供应 电压 的 3.3 v. 这
xc3000l 是 这 正确的 解决方案 为 电池-运作 和
低-电源 产品.
•
xc3100a 家族
— 这 xc3100a 是 一个
效能-优化 相关的 的 这 xc3000a 家族.
当 两个都 families 是 bitstream 和 footprint
兼容, 这 xc3100a 家族 extends toggle 比率 至
370 mhz 和 在-系统 效能 至 在 80 mhz.
这 xc3100a 家族 也 提供 一个 额外的 排列
大小, 这 xc3195a.
•
xc3100l 家族
— 这 xc3100l 是 完全同样的 在
architectures 和 特性 至 这 xc3100a 家族, 但是
运作 在 一个 名义上的 供应 电压 的 3.3v.
图示 1illustrates 这 relationships 在 这 families.
对照的 至 这 原来的 xc3000 家族, xc3000a 提供
额外的 符合实际 和 增加 速. 这 xc3000l
家族 提供 这 一样 额外的 符合实际, 但是 减少
速 预定的 至 它的 更小的 供应 电压 的 3.3 v. 这
xc3100a 家族 提供 substantially 高等级的 速 和
高等级的 密度 和 这 xc3195a.
新 xc3000 序列 对照的 至 原来的
xc3000 家族
为 readers already familiar 和 这 原来的 xc3000 家族
的 fpgas, 这 主要的 新 特性 在 这 xc3000a,
xc3000l, xc3100a, 和 xc3100l families 是 列表 在
这个 部分.
所有 的 这些 新 families 是 upward-兼容 extensions
的 这 原来的 xc3000 fpga architecture. 任何 bitstream
使用 至 配置 一个 xc3000 设备 将 配置 这 cor-
responding xc3000a, xc3000l, xc3100a, 或者 xc3100l
设备 exactly 这 一样 方法.
这 xc3100a 和 xc3100l fpga architectures 是
upward-兼容 extensions 的 这 xc3000a 和
xc3000l architectures. 任何 bitstream 使用 至 配置 一个
xc3000a 或者 xc3000l 设备 将 配置 这 corre-
sponding xc3100a 或者 xc3100l 设备 exactly 这 一样
方法.