首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:727162
 
资料名称:XC5202
 
文件大小: 598.8K
   
说明
 
介绍:
Field Programmable Gate Arrays
 
 


: 点此下载
  浏览型号XC5202的Datasheet PDF文件第43页
43
浏览型号XC5202的Datasheet PDF文件第44页
44
浏览型号XC5202的Datasheet PDF文件第45页
45
浏览型号XC5202的Datasheet PDF文件第46页
46

47
浏览型号XC5202的Datasheet PDF文件第48页
48
浏览型号XC5202的Datasheet PDF文件第49页
49
浏览型号XC5202的Datasheet PDF文件第50页
50
浏览型号XC5202的Datasheet PDF文件第51页
51
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
R
十一月 5, 1998 (版本 5.2) 7-129
xc5200 序列 地方 可编程序的 门 arrays
7
xc5200 clb 切换 典型的 指导原则
测试 的 这 切换 参数 是 modeled 之后 测试 方法 指定 用 mil-m-38510/605. 所有 设备 是 100%
functionally 测试. 自从 许多 内部的 定时 参数 不能 是 量过的 直接地, 它们 是 获得 从 benchmark
定时 patterns. 这 下列的 指导原则 反映 worst-情况 值 在 这 推荐 运行 情况. 为 更多
详细地, 更多 准确的, 和 更多 向上-至-日期 定时 信息, 使用 这 值 提供 用 这 定时 calculator 和 使用
在 这 simulator.
速 等级 -6 -5 -4 -3
描述 标识
最小值
(ns)
最大值
(ns)
最小值
(ns)
最大值
(ns)
最小值
(ns)
最大值
(ns)
最小值
(ns)
最大值
(ns)
combinatorial 延迟
f 输入 至 x 输出 T
ILO
5.6 4.6 3.8 3.0
f 输入 通过 transparent 获得 至 q T
ITO
8.0 6.6 5.4 4.3
di 输入 至 做 输出 (逻辑-cell
feedthrough)
T
IDO
4.3 3.5 2.8 2.4
f 输入 通过 f5_mux 至 做 输出 T
IMO
7.2 5.8 5.0 4.3
carry 延迟
incremental 延迟 每 位 T
CY
0.7 0.6 0.5 0.5
carry-在 overhead 从 di T
CYDI
1.8 1.6 1.5 1.4
carry-在 overhead 从 f T
CYL
3.7 3.2 2.9 2.4
carry-输出 overhead 至 做 T
CYO
4.0 3.2 2.5 2.1
sequential 延迟
时钟 (ck) 至 输出 (q) (flip-flop) T
CKO
5.8 4.9 4.0 4.0
门 (获得 使能) going 起作用的 至 输出 (q) T
GO
9.2 7.4 5.9 5.5
设置-向上 时间 在之前 时钟 (ck)
f 输入 T
ICK
2.3 1.8 1.4 1.3
f 输入 通过 f5_mux T
MICK
3.8 3.0 2.5 2.4
di 输入 T
DICK
0.8 0.5 0.4 0.4
ce 输入 T
EICK
1.6 1.2 0.9 0.9
支撑 时间 之后 时钟 (ck)
f 输入 T
CKI
00 0 0
f 输入 通过 f5_mux T
CKMI
00 0 0
di 输入 T
CKDI
00 0 0
ce 输入 T
CKEI
00 0 0
时钟 widths
时钟 高 时间 T
CH
6.0 6.0 6.0 6.0
时钟 低 时间 T
CL
6.0 6.0 6.0 6.0
toggle 频率 (mhz) (便条 3) F
TOG
83 83 83 83
重置 延迟
宽度 (高) T
CLRW
6.0 6.0 6.0 6.0
延迟 从 clr 至 q (flip-flop) T
CLR
7.7 6.3 5.1 4.0
延迟 从 clr 至 q (获得) T
CLRL
6.5 5.2 4.2 3.0
global 重置 延迟
宽度 (高) T
GCLRW
6.0 6.0 6.0 6.0
延迟 从 内部的 gr 至 q T
GCLR
14.7 12.1 9.1 8.0
便条:
1. 这 clb k 至 q 输出 延迟 (t
CKO
) 的 任何 clb, 加 这 shortest 可能 interconnect 延迟, 是 总是 变长 比 这
数据 在 支撑-时间 必要条件 (t
CKDI
) 的 任何 clb 在 这 一样 消逝.
2. 定时 是 为基础 在之上 这 xc5215 设备. 为 其它 设备, 看 定时 calculator.
3. 最大 flip-flop toggle 比率 为 export 控制 目的.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com