首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:729101
 
资料名称:XR16L2552IJ
 
文件大小: 748.59K
   
说明
 
介绍:
2.25V TO 5.5V DUART WITH 16-BYTE FIFO
 
 


: 点此下载
  浏览型号XR16L2552IJ的Datasheet PDF文件第26页
26
浏览型号XR16L2552IJ的Datasheet PDF文件第27页
27
浏览型号XR16L2552IJ的Datasheet PDF文件第28页
28
浏览型号XR16L2552IJ的Datasheet PDF文件第29页
29

30
浏览型号XR16L2552IJ的Datasheet PDF文件第31页
31
浏览型号XR16L2552IJ的Datasheet PDF文件第32页
32
浏览型号XR16L2552IJ的Datasheet PDF文件第33页
33
浏览型号XR16L2552IJ的Datasheet PDF文件第34页
34
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
XR16L2552
xr
2.25v 至 5.5v duart 和 16-字节 先进先出
rev. 1.1.1
30
lsr[1]: 接受者 overrun 标记
逻辑 0 = 非 overrun 错误 (default).
逻辑 1 = overrun 错误. 一个 数据 overrun 错误 情况 occurred 在 这 receive 变换 寄存器. 这个 发生
当 额外的 数据 arrives 当 这 fifo 是 全部. 在 这个 情况 这 previous数据 在 这 receive 变换 寄存器
是 overwritten. 便条 那 下面 这个情况 这 数据 字节 在 这 receive 变换 寄存器 是 不 transferred 在
这 先进先出, 因此 这 数据 在 这 先进先出 是 不 corrupted 用 这 错误.
lsr[2]: receive 数据 parity 错误 tag
逻辑 0 = 非 parity 错误 (default).
逻辑 1 = parity 错误. 这 receive character 在 rhr 做 不 有 准确无误的 parity 信息 和 是 suspect.
这个 错误 是 有关联的 和 这 character 有 为 读 在 rhr.
lsr[3]: receive 数据 framing 错误 tag
逻辑 0 = 非 framing 错误 (default).
逻辑 1 = framing 错误. 这 receive character did 不 have 一个 有效的 停止 位(s). 这个 错误 是 有关联的 和
这 character 有 为 读 在 rhr.
lsr[4]: receive 破裂 tag
逻辑 0 = 非 破裂 情况 (default).
逻辑 1 = 这 接受者 received 一个 破裂 信号 (rx 是 一个逻辑 0 为 在 least 一个 character 框架 时间). 在 这
先进先出 模式, 仅有的 一个 破裂 character 是 承载 在这 先进先出. 这 破裂 indication 仍然是 直到 这 rx
输入 returns 至 这 空闲 情况, “mark” 或者 逻辑 1.
lsr[5]: transmit 支持 寄存器 empty 标记
这个 位 是 这 transmit 支持 register empty 指示信号. 这个 位 indicates 那 这 传输者 是 准备好 至
接受 一个 新 character 为 传递. 在 增加, 这个位 导致 这 uart 至 公布 一个 中断 至 这 host
当 这 thr 中断 使能 是 设置. 这 thr 位 是设置 至 一个 逻辑 1 当 这 last 数据 字节 是 transferred 从
这 transmit 支持 寄存器 至 这 transmit 变换 register. 这 位 是 重置 至 逻辑 0 concurrently 和 这 数据
加载 至 这 transmit 支持 寄存器 用 这 host. 在 the 先进先出 模式 这个 位 是 设置当 这 transmit 先进先出 是
empty, 它 是 cleared 当 这 transmit 先进先出 包含 在 least 1 字节.
lsr[6]: thr 和 tsr empty 标记
这个 位 是 设置 至 一个 逻辑 1 whenever 这 传输者 变得空闲. 它 是 设置 至 逻辑 0 whenever 也 这 thr 或者
tsr 包含 一个 数据 character. 在 这 先进先出 模式 这个 bit 是 设置 至 一个 逻辑 1 whenever 这 transmit 先进先出 和
transmit 变换 寄存器 是 两个都 empty.
lsr[7]: receive 先进先出 数据 错误 标记
逻辑 0 = 非 先进先出 错误 (default).
逻辑 1 = 一个 global 指示信号 为 这 总 的 所有 错误 位 在这 rx 先进先出. 在 least 一个 parity 错误, framing 错误
或者 破裂 indication 是 在 这 先进先出 数据. 这个 位clears 当 那里 是 非 更多 错误(s) 在 这 先进先出.
4.10 modem 状态 寄存器 (msr) - 读 仅有的
这个 寄存器 提供 这 电流 状态 的 这 modem接口 信号, 或者 其它 附带的 设备 那 这
uart 是 连接. 更小的 四 位 的 这个 寄存器是 使用 至 表明 这 changed 信息. 这些 位
是 设置 至 一个 逻辑 1 whenever 一个 信号 从 这 modem改变 状态. 这些 位将 是 使用 作 一般
目的 输入/输出 当 它们是 不 使用 和 modem 信号.
msr[0]: delta cts# 输入 标记
逻辑 0 = 非 改变 在 cts# 输入 (default).
逻辑 1 = 这 cts# 输入 有 changed 状态 自从 这 last 时间 它 是 监控. 一个 modem 状态 中断
将 是 发生 如果 msr interrupt 是 使能 (ier 位-3).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com