首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:746542
 
资料名称:AD1848KP
 
文件大小: 320K
   
说明
 
介绍:
Parallel-Port 16-Bit SoundPort Stereo Codec
 
 


: 点此下载
  浏览型号AD1848KP的Datasheet PDF文件第18页
18
浏览型号AD1848KP的Datasheet PDF文件第19页
19
浏览型号AD1848KP的Datasheet PDF文件第20页
20
浏览型号AD1848KP的Datasheet PDF文件第21页
21

22
浏览型号AD1848KP的Datasheet PDF文件第23页
23
浏览型号AD1848KP的Datasheet PDF文件第24页
24
浏览型号AD1848KP的Datasheet PDF文件第25页
25
浏览型号AD1848KP的Datasheet PDF文件第26页
26
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD1848K
rev. 0
–22–
为 读/俘获 循环, 这 ad1848k 将 放置 数据 在 这
data7:0 线条 当 这 host 是 asserting 这 读 strobe,
RD
,
用 支持 它 lo. 为 写/playback, 这 host 必须 放置 数据
在 这 data7:0 管脚 当 strobing 这
WR
信号 lo. 这
ad1848k latches 这 写/playback 数据 在 这 rising 边缘 的
WR
strobe.
当 使用 pio 数据 transfers, 这 状态 寄存器 必须 是
polled 至 决定 当 数据 应当 是 transferred. 便条 那
这 模数转换器 俘获 数据 将 是 准备好 (crdy hi) 从 这 previ-
ous 样本 时期 shortly 在之前 这 dac playback 数据 是
准备好 (prdy hi) 为 这 next 样本 时期. 这 用户 应当
不 wait 为 两个都 adcs 和 dacs 至 变为 准备好 在之前 initi-
ating 数据 transfers. instead, 作 soon 作 俘获 数据 是 准备好, 它
应当 是 读; 作 soon 作 这 dacs 是 准备好, playback 数据
应当 是 写.
值 写 至 这 xctl1:0 位 在 这 管脚 控制 寄存器
(ixa3:0 = 10) 将 是 反映 在 这 状态 的 这 xctl1:0 ex-
ternal 输出 管脚. 这个 特性 准许 一个 简单的 方法 为 sig-
naling 或者 软件 控制 的 外部 逻辑. 改变 在 状态 的
这 外部 xctl 管脚 将 出现 在里面 一个 样本 时期.
因为 它们的 改变 是 关联 至 这 内部的 样本 时钟,
非 有用的 定时 图解 能 是 构成.
直接 记忆 进入 (dma) transfers
这 第二 类型 的 总线 循环 supported 用 这 ad1848k 是
dma transfers. 两个都 双 频道 和 单独的 频道 dma 运算-
erations 是 supported. 至 使能 playback dma transfers,
playback 使能 (pen) 必须 是 设置 和 ppio cleared. 至 en-
能 俘获 dma transfers, 俘获 使能 (cen) 必须 是 设置
和 cpio cleared. 在 dma transfers, 这 ad1848k 作-
serts hi 这 俘获 数据 要求 (cdrq) 或者 这 playback
数据 要求 (pdrq) followed 用 这 host’s asserting lo 这
dma 俘获 数据 acknowledge (
CDAK
) 或者 playback 数据
acknowledge (
PDAK
), 各自. 这 host’s asserted
acknowledge 信号 导致 这 ad1848k 至 执行 dma
transfers. 这 输入 地址 线条, adr1:0, 是 ignored. 数据 是
transferred 在 这 恰当的 内部的 样本 寄存器.
这 读 strobe (
RD
) 和 写 strobe (
WR
) delimit 有效的 数据
为 dma transfers. 碎片 选择 (
CS
) 是 一个 “don’t care”; 它的 状态
是 ignored 用 这 ad1848k.
这 ad1848k asserts 这 数据 要求 信号, cdrq 和
pdrq, 在 这 比率 的 once 每 样本 时期, 在哪里 pdrq 是
asserted near 这 beginning 的 一个 内部的 样本 时期 和
cdrq 是 asserted late 在 这 一样 时期 至 maximize 这 avail-
能 处理 时间. once asserted, 这些 信号 将 仍然是
起作用的 hi 直到 这 相应的 dma 循环 occurs 和 这
host’s 数据 acknowledge 信号. 这 数据 要求 信号 将
是 deasserted 之后 这 下落 边缘 的 这
最终
RD
或者
WD
strobe
在 这 转移 的 一个 样本, 这个 典型地 组成 的 多样的
字节. 看 “data ordering” 在之上 为 一个 定义 的 “sample.”
dma transfers 将 是 independently aborted 用 resetting 这
俘获 使能 (cen) 和/或者 playback 使能 (pen) 位 在
这 接口 配置 寄存器. 这 电流 俘获
样本 转移 将 是 完成 如果 一个 俘获 dma 是 termi-
nated. 这 电流 playback 样本 转移 必须 是 完成
如果 一个 playback dma 是 terminated. 如果 cdrq 和/或者 pdrq 是
asserted hi 当 这 host 是 resetting cen 和/或者 pen, 这 re-
quest 必须 是 acknowledged. 这 host 必须 assert
CDAK
和/
或者
PDAK
lo 和 完全 一个 最终 样本 转移.
单独的-频道 dma
单独的-频道 dma 模式 准许 这 ad1848k 至 是 使用 在
系统 和 仅有的 一个 单独的 dma 频道. 它 是 使能 用 设置
这 sdc 位 在 这 接口 配置 寄存器. 所有 cap-
tures 和 playbacks 引领 放置 在 这 playback 频道. obvi-
ously, 这 ad1848k 不能 执行 一个 同时发生的 俘获
和 playback 在 单独的-频道 dma 模式.
playback 将 出现 在 单独的-频道 dma 模式 exactly 作 它
做 在 二-频道 模式. 俘获, 不管怎样, 是 diverted 至
这 playback 频道 这个 意思 那 这 俘获 数据 要求
occurs 在 这 pdrq 管脚 和 这 俘获 数据 acknowledge
必须 是 received 在 这
PDAK
管脚. 这 cdrq 管脚 将 仍然是
inactive lo. 任何 输入 至
CDAK
将 是 ignored.
playback 和 俘获 是 distinguished 在 单独的-频道 dma
模式 用 这 状态 的 这 playback 使能 (pen) 或者 俘获 en-
能 (cen) 控制 位. 如果 两个都 pen 和 cen 是 设置 在
单独的-频道 dma 模式, playback 将 是 presumed.
至 避免 confusion 的 这 origin 的 一个 要求 当 切换 是-
tween playback 和 俘获 在 单独的-频道 dma 模式,
两个都 cen 和 pen 应当 是 无能 和 所有 pending re-
quests serviced 在之前 enabling 这 alternative 使能 位.
切换 在 playback 和 俘获 在 单独的-频道
dma 模式 非 变长 需要 changing 这 ppio 和 cpio
位 或者 passing 通过 这 模式 改变 使能 状态 除了
为 最初的 建制. 为 建制, assign zeros 至 两个都 ppio 和
cpio. 这个 configures 两个都 playback 和 俘获 为 dma.
然后, 切换 在 playback 和 俘获 能 是 effected
全部地 用 设置 和 clearing 这 pen 和 cen 控制 位,
一个 技巧 这个 避免 having 至 enter 这 模式 改变
使能 状态.
dma 定时
在下, 定时 参数 是 显示 为 8-位 mono 样本
读/俘获 和 写/playback dma transfers 在 计算数量 13
和 14. 便条 那 在 单独的-频道 dma 模式, 这 读/
俘获 循环 定时 显示 在 图示 13 应用 至 这 pdrq
PDAK
信号, 相当 比 这 cdrq 和
CDAK
信号
作 显示. 这 一样 定时 参数 应用 至 multibyte trans-
fers. 这 relationship 在 定时 信号 是 显示 在 图-
ures 15 和 16.
这 host 中断 管脚 (int) 将 go hi 在 这 样本
时期 在 这个 这 电流 计数 寄存器 underflows. 这个
事件 是 关联 至 这 内部的 样本 时期 时钟 这个 是
不 有 externally.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com