首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:746729
 
资料名称:ADS8343EB
 
文件大小: 446K
   
说明
 
介绍:
16-Bit, 4-Channel Serial Output Sampling ANALOG-TO-DIGITAL CONVERTER
 
 


: 点此下载
  浏览型号ADS8343EB的Datasheet PDF文件第9页
9
浏览型号ADS8343EB的Datasheet PDF文件第10页
10
浏览型号ADS8343EB的Datasheet PDF文件第11页
11
浏览型号ADS8343EB的Datasheet PDF文件第12页
12

13
浏览型号ADS8343EB的Datasheet PDF文件第14页
14
浏览型号ADS8343EB的Datasheet PDF文件第15页
15
浏览型号ADS8343EB的Datasheet PDF文件第16页
16
浏览型号ADS8343EB的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADS8343
13
SBAS183A
www.德州仪器.com
时钟 模式
这 ads8343 能 是 使用 和 一个 外部 串行 时钟 或者 一个
内部的 时钟 至 执行 这 successive-approximation con-
版本. 在 两个都 时钟 模式, 这 外部 时钟 shifts 数据
在 和 输出 的 这 设备. 内部的 时钟 模式 是 选择
当 pd1 是 高 和 pd0 是 低.
sgl/dif
位 控制 这 多路调制器 输入 模式: 也
单独的-结束 (高) 或者 差别的 (低). 在 单独的-结束
模式, 这 选择 输入 频道 是 关联 至 这 com
管脚. 在 差别的 模式, 这 二 选择 输入 提供 一个
差别的 输入. 看 tables iii 和 iv 和 图示 5 为 更多
信息. 这 last 二 位 (pd1-pd0) 选择 这 电源-
向下 模式 作 显示 在 表格 v. 如果 两个都 输入 是 高, 这
设备 是 总是 powered 向上. 如果 两个都 输入 是 低, 这
设备 enters 一个 电源-向下 模式 在 conversions.
当 一个 新 转换 是 initiated, 这 设备 将 重新开始
正常的 运作 instantly
非 延迟 是 需要 至 准许 这
设备 至 电源 向上 和 这 非常 第一 转换 将 是 有效的.
PD1 PD0 描述
0 0 电源-向下 在 conversions. 当 各自
转换 是 finished, 这 转换器 enters 一个 低-
电源 模式. 在 这 开始 的 这 next 转换,
这 设备 instantly powers 向上 至 全部 电源. 那里
是 非 需要 为 额外的 延迟 至 使确信 全部
运作 和 这 非常 第一 转换 是 有效的.
1 0 内部的 时钟 模式.
0 1 保留 为 future 使用.
1 1 非 电源-向下 在 conversions, 设备 al-
方法 powered.
表格 v. 电源-向下 选择.
如果 这 用户 decides 至 转变 从 一个 时钟 模式 至 这
其它, 一个 extra 转换 循环 将 是 必需的 在之前 这
ads8343 能 转变 至 这 新 模式. 这 extra 循环 是
必需的 因为 这 pd0 和 pd1 控制 位 需要 至 是
写 至 这 ads8343 较早的 至 这 改变 在 时钟 模式.
便条: 它 是 推荐 那 这 客户 写 至 这 pd1
和 pd0 寄存器 较早的 至 这 第一 转换 在 顺序 至
insure 那 这 恰当的 时钟 模式 是 选择.
外部 时钟 模式
在 外部 时钟 模式, 这 外部 时钟 不 仅有的 shifts 数据
在 和 输出 的 这 ads8343, 它 也 控制 这 一个/d 变换器-
sion 步伐. busy 将 go 高 为 一个 时钟 时期 之后 这
last 位 的 这 控制 字节 是 shifted 在. successive-approxi-
mation 位 decisions 是 制造 和 呈现 在 dout 在 各自
的 这 next 16 sclk 下落 edges, 看 图示 6. 图示 7
显示 这 busy 定时 在 外部 时钟 模式.
自从 一个 时钟 循环 的 这 串行 时钟 是 consumed 和
busy going 高 (当 这 msb decision 是 正在 制造),
16 额外的 clocks 必须 是 给 至 时钟 输出 所有 16 位 的
数据; 因此, 一个 转换 takes 一个 最小 的 25 时钟
循环 至 全部地 读 这 数据. 自从 大多数 微处理器
communicate 在 8-位 transfers, 这个 意思 那 一个 额外的
转移 必须 是 制造 至 俘获 这 lsb.
那里 是 二 方法 的 处理 这个 必要条件. 一个 是
提交 在 图示 6, 在哪里 这 beginning 的 这 next
控制 字节 呈现 在 这 一样 时间 这 lsb 是 正在
clocked 输出 的 这 ads8343. 这个 方法 准许 为 maxi-
mum throughput 和 24 时钟 循环 每 转换.
图示 7. 详细地 定时 图解.
PD0
t
BDV
t
DH
t
CH
t
CL
t
DS
t
CSS
t
DV
t
BD
t
BD
t
TR
t
BTR
t
D0
t
CSH
DCLK
CS
15DOUT
BUSY
DIN
14
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com