isd5100 – 序列
发行 释放 日期: october, 2003
- 13 - 修订 0.2
引脚 表格
a1 a0 从动装置
地址
r/w
位
十六进制 值
0 0 <100 0000> 0 80
0 1 <100 0001> 0 82
1 0 <100 0010> 0 84
1 1 <100 0011> 0 86
0 0 <100 0000> 1 81
0 1 <100 0001> 1 83
1 0 <100 0010> 1 85
1 1 <100 0011> 1 87
isd5100 序列 i
2
c 运作 定义
那里 是 许多 控制 功能 使用 至运作 这 isd5100-序列. among 它们 是:
7.3.1.1. 读 状态 command:
这 读 状态 command 是 一个 读 要求 从这 host 处理器 至 这 isd5100 序列
没有 传送 一个 command 字节. 这 host supplies 所有 这 clocks (scl). 在 各自 情况, 这
entity sending 这 数据 驱动 the 数据 线条 (sda). 这 读 stat美国 command 是 executed 用 这
下列的 i
2
c sequence.
1. host executes i
2
c 开始
2. send 从动装置 地址 和 r/w 位 = “1” (读) 81h
3. 从动装置 (isd5100-序列) responds 后面的 至 host 一个 acknowledge (ack) followed 用 8-位
状态 文字
4. host 发送 一个 acknowledge (ack) 至 从动装置
5. wait 为 scl 至 go 高
6. 从动装置 responds 和 upper 地址字节 的 内部的 地址 寄存器
7. host 发送 一个 ack 至 从动装置
8. wait 为 scl 至 go 高
9. 从动装置 responds 和 更小的 地址 字节 的 internal 地址 寄存器 (a[4:0] 将 总是 返回
设置 至 0.)
10. host 发送 一个 非 ack 至 从动装置, 然后 executes i
2
c 停止