首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:802942
 
资料名称:ADSP-21992YST
 
文件大小: 602K
   
说明
 
介绍:
Mixed Signal DSP Controller With CAN
 
 


: 点此下载
  浏览型号ADSP-21992YST的Datasheet PDF文件第9页
9
浏览型号ADSP-21992YST的Datasheet PDF文件第10页
10
浏览型号ADSP-21992YST的Datasheet PDF文件第11页
11
浏览型号ADSP-21992YST的Datasheet PDF文件第12页
12

13
浏览型号ADSP-21992YST的Datasheet PDF文件第14页
14
浏览型号ADSP-21992YST的Datasheet PDF文件第15页
15
浏览型号ADSP-21992YST的Datasheet PDF文件第16页
16
浏览型号ADSP-21992YST的Datasheet PDF文件第17页
17
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
这个 信息 应用 至 一个 产品 下面 开发. 它的 characteristics 和 规格 是 主题 至 改变 没有 notice. 相似物
设备 假设 非 obligation 关于 future 制造 除非 否则 agreed 至 在 writing.
13rev. pra
为 电流 信息 联系 相似物 设备 在 (781) 937-1799
adsp-219928月 2002
初步的 技术的 数据
电源 向下 所有 模式
当 这 adsp-21992 是 在 电源 向下 所有 模式, 这
dsp 核心 时钟, 这 附带的 时钟, 和 这 pll 是 所有
stopped. 这 dsp 做 不 retain 这 内容 的 这
操作指南 pipeline. 这 附带的 总线 是 stopped, 所以 这
peripherals 不能 receive 数据.
至 exit 电源 向下 核心/peripherals 模式, 这 dsp
responds 至 一个 中断 和 (之后 500 循环 至 re-stabilize
这 pll) 重新开始 executing 说明.
时钟 信号
这 adsp-21992 能 是 clocked 用 一个 结晶 振荡器 或者
一个 缓冲, shaped 时钟 derived 从 一个 外部 时钟
振荡器. 如果 一个 结晶 振荡器是 使用, 这 crystal 应当 是
连接 横过 这 clkin和 xtal 管脚, 和 二
电容 连接 作 显示 在图示 5. 电容
值 是 依赖 在 结晶类型 和 应当 是 指定
用 这 结晶 生产者.一个 并行的 resonant, fundamen-
tal 频率, 微处理器 grade 结晶 应当 是 使用
为 这个 配置.
如果 一个 缓冲, shaped 时钟 是 使用, 这个 外部 时钟
connects 至 这 dsp’s clkin管脚. clkin 输入 不能
是 halted, changed, 或者 运作 在下 这 指定
频率 在 正常的 运作. 这个 时钟 信号
应当 是 一个 ttl 兼容 信号. 当 一个 外部 时钟
是 使用, 这 xtal 输入 must 是 left unconnected.
这 dsp 提供 一个 用户 可编程序的 1
至 32
multi-
plication 的 这 输入 时钟, 包含 一些 fractional
值, 至 支持 128 外部至 内部的 (dsp 核心) 时钟
ratios. 这 绕过 管脚, 和 msel6–0 和 df 位, 在 这
pll 配置 寄存器, decide 这 pll multiplication
f一个ct或者在 reset. 一个trun德州仪器me,the multiplication 因素 能 是
控制 在 软件. 至 支持 输入 clocks 更好 那
100 mhz, 这 pll 使用 一个 额外的 位 (df). 如果 这 输入
clockisgre一个terth一个n100 MHz,DFmustbeset.Iftheinput
时钟 是 较少 比 100 mhz, df必须 是 cleared. 为 时钟
乘法器 settings, 看 这 adsp-21992
dsp 硬件
涉及 手工的
.
这 附带的 时钟 是 有提供的 至 这 clkout 管脚.
所有 在 碎片 peripherals 为这 adsp-21992 运作 在 这
比率 设置 用 这 附带的 时钟. 这 附带的 时钟
(hclk) 是 也 equal 至 这 核心 时钟 比率 或者 一个 half 这
dsp 核心 时钟 比率 (cclk). th是 选择 是 控制
用 这 iosel 位 在 这 pllctl 寄存器. 这 最大
核心 时钟 是 160 mhz, 和 the 最大 附带的 时钟
80 mhz—the 结合体 的 这 输入 时钟 和
核心/附带的 时钟 ratios将 不 超过 这些 限制.
重置 和 电源 在 重置 (por)
这 重置管脚 initiates 一个 完全 硬件 重置 的 这
adsp-21992 当 牵引的 低. 这 重置
信号 必须 是
asserted 当 这 设备 是 powered 向上 至 使确信 恰当的
initialization. 这 adsp-21992包含 一个 整体的
电源 在 重置 (por) 电路 那 提供 一个 输出 重置
信号, por
, 从 这 adsp-21992 在 电源 向上 和 如果 这
电源 供应 电压 falls 在下 这 门槛 水平的. 这
adsp-21992 将 是 重置 从 一个 外部 源 使用
这 重置
信号 或者 alternatively 这 内部的 电源 在
重置 电路 将 是 使用用 连接 这 por
管脚 至 这
重置
管脚. 在 电源 向上 这 重置线条 必须 是
使活动 为 长 足够的 至 准许 这 dsp 核心's 内部的
时钟 至 stabilize. 这 电源向上 sequence 是 定义 作 这
总的 时间 必需的 为 这 crystal 振荡器 至 stabilize 之后
一个 有效的 vdd 是 应用 至 这处理器 和 为 这 内部的
阶段 锁 循环 (pll) 至 锁 面向这 明确的 结晶
频率. 一个 最小 的 2000 cycles 将 确保 那 这
pll 有 锁 (这个 做 不包含 这 crystal 振荡器
开始 向上 时间).
这 重置
输入 包含 一些 hysteresis. 如果 使用 一个 rc
电路 至 发生 your 重置
信号, 这 电路 应当
使用 一个 外部 schmidt 触发.
这 主控 重置 sets 所有 内部的 堆栈 pointers 至 这 empty
堆栈 情况, masks 所有 中断, 和 resets 所有 寄存器
至 它们的 default 值 (在哪里 适用). 当 重置
released, 如果 那里 是 非 pending 总线 要求, 程序 控制
jumps 至 这 location 的 这在 碎片 激励 只读存储器 (0xff0000)
和 这 booting sequence 是 执行.
电源 供应
这 adsp-21992 有 独立的 电源 供应 连接
为 这 内部的 (v
DDINT
) 和 外部 (v
DDEXT
) 电源
供应. 这 内部的 供应 必须 满足 这 2.5 v 需要-
ment. 这 外部 供应 must 是 连接 至 一个 3.3 V
供应. 所有 外部 供应 pins 必须 是 连接 至 这
一样 供应.
图示 5. 外部结晶 连接
CLKIN
XTAL
adsp-2199x
50MHZ
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com