函数的 描述
运行 在 一个 单独的 +3.3v 供应, 这 ADC12DL066 使用
一个 pipeline architecture 和 有 错误 纠正 电路系统 至
帮助 确保 最大 效能. 这 差别的 相似物
输入 信号 是 digitized 至 12 位. 这 用户 有 这 选择 的
使用 一个 内部的 1.0 Volt 稳固的 涉及 或者 使用 一个 exter-
nal 涉及. 任何 外部 涉及 是 缓冲 在-碎片 至
使容易 这 task 的 驱动 那 管脚.
这 输出 文字 比率 是 这 一样 作 这 时钟 频率,
这个 能 是 在 15 MSPS 和 75 MSPS (典型) 和
全部地 指定 效能 在 66 msps. 这 相似物 输入 为
两个都 途径 是 acquired 在 这 rising 边缘 的 这 时钟 和
这 数字的 数据 为 一个 给 样本 是 delayed 用 这 pipeline
为 6 时钟 循环. 一个 选择 的 补偿 二进制的 或者 Two’s comple-
ment 输出 format 是 选择 和 这 的 管脚.
一个 逻辑 高 在 这 电源 向下 (pd) 管脚 减少 这 con-
verter 电源 消耗量 至 75 mw.
产品 信息
1.0 运行 情况
我们 推荐 那 这 下列的 情况 是 observed 为
运作 的 这 adc12dl066:
3.0v
≤
V
一个
≤
3.6v
V
D
=V
一个
2.4v
≤
V
DR
≤
V
D
15 MHz
≤
f
CLK
≤
75 MHz
0.8v
≤
V
REF
≤
1.5v
0.5v
≤
V
CM
≤
1.5v
1.1 相似物 输入
那里 是 一个 涉及 输入 管脚, V
REF
, 为 使用 的 一个 optional
外部 涉及. 这 ADC12DL066 有 二 相似物 信号
输入 pairs, V
在
A+ 和 V
在
一个- 为 一个 转换器 和 V
在
B+
和 V
在
b- 为 这 其它 转换器. 各自 一双 的 管脚 形式 一个
差别的 输入 一双.
1.2 涉及 管脚
这 ADC12DL066 是 设计 至 运作 和 一个 1.0v 谈及-
ence, 但是 执行 好 和 涉及 电压 在 这 范围
的 0.8v 至 1.5v. 更小的 涉及 电压 将 decrease 这
信号-至-噪音 比率 (snr) 的 这 adc12dl066. 增加
这 涉及 电压 (和 这 输入 信号 摆动) 在之外
1.5v 将 降级 THD 为 一个 全部-规模 输入, 特别 在
高等级的 输入 发生率.
它 是 重要的 那 所有 grounds 有关联的 和 这 涉及
电压 和 这 相似物 输入 信号 制造 连接 至 这
地面 平面 在 一个 单独的, 安静 要点 至 降低 这 影响
的 噪音 电流 在 这 地面 path.
这 ADC12DL066 将 执行 好 和 涉及 电压
向上 至 1.5v 为 全部-规模 输入 发生率 向上 至 10 mhz.
不管怎样, 更多 头上空间 是 需要 作 这 输入 频率
增加, 所以 这 最大 涉及 电压 (和 输入
摆动) 将 decrease 为 高等级的 全部-规模 输入 发生率.
这 六 涉及 绕过 管脚 (v
RP
一个, V
RM
一个, V
RN
一个, V
RP
b,
V
RM
B 和 V
RN
b) 是 制造 有 为 绕过 目的.
这 V
RM
一个 和 V
RM
B 管脚 应当 各自 是 绕过 至
地面 和 一个 0.1 µF 电容. 一个 序列 1.5
Ω
电阻 (5%)
和 1.0 µF 电容 (
±
20%) 应当 是 放置 在 这
V
RP
一个 和 V
RN
一个 管脚 和 在 这 V
RP
B 和 V
RN
B 管脚,
作 显示 在
图示 4
. 这个 配置 是 需要 至
避免 涉及 振动, 这个 可以 结果 在 减少
SFDR 和/或者 snr.
小 电容 值 比 那些 指定 将 准许
faster 恢复 从 这 电源 向下 模式, 但是 将 结果 在
degraded 噪音 效能. 做 不 加载 这些 管脚.
加载 任何 的 这些 管脚 将 结果 在 效能 degra-
dation.
这 名义上的 电压 为 这 涉及 绕过 管脚 是 作
跟随:
V
RM
=V
一个
/2
V
RP
=V
RM
+V
REF
/2
V
RN
=V
RM
−V
REF
/2
这 V
RM
或者 这 V
RN
管脚 将 是 使用 作 一般 模式
电压 (v
CM
) 来源 为 这 相似物 输入 管脚 作 长 作 非
d.c. 电流 是 描绘 从 它们. 不管怎样, 因为 这
电压 在 这 V
RM
管脚 是 half 那 的 这 V
一个
供应 管脚,
使用 这些 管脚 为 一般 模式 电压 来源 将
结果 在 减少 输入 头上空间 (这 区别 在
这 V
一个
供应 电压 和 这 顶峰 信号 电压 在 也
相似物 输入) 和 这 possibility 的 减少 THD 和 SFDR
效能. 为 这个 reason, 它 是 推荐 那 V
一个
总是 超过 V
REF
用 在 least 2 伏特 当 使用 这 V
RM
管脚 作 V
CM
来源. 为 高 输入 发生率 它 将 是
需要 至 增加 这个 头上空间 至 维持 THD 和
SFDR 效能.
用户 选择 的 一个 在-碎片 或者 外部 涉及 电压 是
提供. 这 内部的 1.0 Volt 涉及 是 在 使用 当 这
这 int/ext REF 管脚 是 在 一个 逻辑 低, regardless 的 任何
电压 应用 至 这 V
REF
管脚. 当 这 int/ext REF 管脚
是 在 一个 逻辑 高, 这 电压 在 这 V
REF
管脚 是 使用 为 这
电压 涉及. 最佳的 模数转换器 动态 效能 是
得到 当 这 涉及 电压 是 在 这 范围 的 0.8v
至 1.5v. 当 一个 外部 涉及 是 使用, 这 V
REF
管脚
应当 是 绕过 至 地面 和 一个 0.1 µF 电容 关闭
至 这 涉及 输入 管脚. 那里 是 非 需要 至 绕过 这
V
REF
管脚 当 这 内部的 涉及 是 使用.
那里 是 非 直接 进入 至 这 内部的 涉及 电压.
不管怎样 这 名义上的 值 的 这 涉及 电压,
whether 这 内部的 或者 一个 外部 涉及 是 使用, 是
大概 equal 至 V
RP
−V
RN
.
1.3 信号 输入
这 信号 输入 是 V
在
A+ 和 V
在
A− 为 一个 模数转换器 和
V
在
B+ 和 V
在
B− 为 这 其它 模数转换器 . 这 输入 信号, V
在
,是
定义 作
V
在
一个=(v
在
a+) – (v
在
a−)
为 这 "一个" 转换器 和
V
在
b=(v
在
b+) – (v
在
b−)
为 这 "b" 转换器.
图示 2
显示 这 预期的 输入
信号 范围. 便条 那 这 一般 模式 输入 电压,
V
CM
, 应当 是 在 这 范围 的 0.5v 至 1.5v 和 一个 名义上的
值 的 1.0v.
这 顶峰 的 这 单独的 输入 信号 应当 各自 从不
超过 这 电压 描述 作
顶峰 输入 电压 = V
一个
– 1.0v
至 维持 THD 和 SINAD 效能.
这 ADC12DL066 执行 最好的 和 一个 差别的 输入
信号 和 各自 输入 集中 周围 一个 一般 模式
电压, V
CM
. 这 顶峰-至-顶峰 电压 摆动 在 各自 ana-
log 输入 管脚 应当 不 超过 这 值 的 这 涉及
电压 或者 这 输出 数据 将 是 clipped.
这 二 输入 信号 应当 是 exactly 180˚ 输出 的 阶段
从 各自 其它 和 的 这 一样 振幅. 为 单独的
ADC12DL066
www.国家的.com 16