首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:803577
 
资料名称:ADSP-21061LKS-160
 
文件大小: 367K
   
说明
 
介绍:
ADSP-2106x SHARC DSP Microcomputer Family
 
 


: 点此下载
  浏览型号ADSP-21061LKS-160的Datasheet PDF文件第19页
19
浏览型号ADSP-21061LKS-160的Datasheet PDF文件第20页
20
浏览型号ADSP-21061LKS-160的Datasheet PDF文件第21页
21
浏览型号ADSP-21061LKS-160的Datasheet PDF文件第22页
22

23
浏览型号ADSP-21061LKS-160的Datasheet PDF文件第24页
24
浏览型号ADSP-21061LKS-160的Datasheet PDF文件第25页
25
浏览型号ADSP-21061LKS-160的Datasheet PDF文件第26页
26
浏览型号ADSP-21061LKS-160的Datasheet PDF文件第27页
27
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
adsp-21061/adsp-21061l
–23–
rev. b
同步的 读/write—bus 主控
使用 这些 规格 为 接合 至 外部 记忆
系统 那 需要 clkin—relative 定时 或者 为 accessing 一个
从动装置 adsp-21061 (在 multiprocessor 记忆 空间). 这些
同步的 切换 特性 是 也有效的 在
异步的 记忆 读 和 写 (看 memory read—
总线 主控 和 记忆 write—bus 主控).
当 accessing 一个 从动装置 adsp-2106x, 这些 切换 character-
istics 必须 满足 这 从动装置’s 定时 (所需的)东西 为 同步的
读/写 (看 同步的 读/write—bus 从动装置). 这
从动装置 adsp-21061 必须 也 满足 这些 (总线 主控) 定时
(所需的)东西 为 数据 和 acknowledge 建制 和 支撑 时间.
adsp-21061 (5 v) adsp-21061l (3.3 v)
参数 最小值 最大值 最小值 最大值 单位
定时 (所需的)东西:
t
SSDATI
数据 建制 在之前 clkin 2 + dt/8 2 + dt/8 ns
t
SSDATI
(50 mhz) Data 建制 在之前 clkin,
t
CK
= 20 ns
1
1.5 + dt/8 ns
t
HSDATI
数据 支撑 之后 clkin 3.5 – dt/8 3.5 – dt/8 ns
t
DAAK
ack 延迟 之后 地址,
MS
x,
SW
,
BMS
2, 3
15 + 7 dt/8 + w 15 + 7 dt/8 + w ns
t
SACKC
ack 建制 在之前 clkin
2
6.5 + dt/4 6.5 + dt/4 ns
t
HACK
ack 支撑 之后 clkin –1 – dt/4 –1 – dt/4 ns
切换 特性:
t
DADRO
地址,
MS
x,
BMS
,
SW
延迟
之后 clkin
2
6.5 – dt/8 6.5 – dt/8 ns
t
HADRO
地址,
MS
x,
BMS
,
SW
支撑
之后 clkin –1 – dt/8 –1 – dt/8 ns
t
DPGC
页 延迟 之后 clkin 9 + dt/8 16 + dt/8 9 + dt/8 16 + dt/8 ns
t
DRDO
RD
高 延迟 之后 clkin –1.5 – dt/8 4 – dt/8 –1.5 – dt/8 4 – dt/8 ns
t
DWRO
WR
高 延迟 之后 clkin –2.5 – 3dt/16 4 – 3dt/16 –2.5 – 3dt/16 4 – 3dt/16 ns
t
DWRO
(50 mhz)
WR
高 延迟 之后 clkin,
t
CK
= 20 ns
1
–1.5 – 3dt/16 4 – 3dt/16 ns
t
DRWL
RD
/
WR
低 延迟 之后 clkin 8 + dt/4 12 + dt/4 8 + dt/4 12 + dt/4 ns
t
SDDATO
数据 延迟 之后 clkin 19 + 5dt/16 19 + 5dt/16 ns
t
DATTR
数据 使不能运转 之后 clkin
4
0 – dt/8 7 – dt/8 0 – dt/8 7 – dt/8 ns
t
DADCCK
adrclk 延迟 之后 clkin 4 + dt/8 10 + dt/8 4 + dt/8 10 + dt/8 ns
t
ADRCK
adrclk 时期 t
CK
t
CK
ns
t
ADRCKH
adrclk 宽度 高 (t
CK
/2 – 2) (t
CK
/2 – 2) ns
t
ADRCKL
adrclk 宽度 低 (t
CK
/2 – 2) (t
CK
/2 – 2) ns
w = (号码 的 wait states 指定 在 wait 寄存器)
×
t
CK
.
注释
1
这个 规格 应用 至 这 adsp-21061ks-200 (5 v, 50 mhz) 运行 在 t
CK
< 25 ns. 为 所有 其它 设备, 使用 这 preceding 定时 规格 的 这
一样 名字.
2
ack 延迟/建制: 用户 必须 满足 t
DAAK
或者 t
DSAK
或者 同步的 规格 t
SACKC
为 deassertion 的 ack (低), 所有 三 规格 必须 是 符合 为 assertion
的 ack (高).
3
数据 支撑: 用户 必须 满足 t
HDA
或者 t
HDRH
或者 同步的 规格 t
HDATI
. 看
系统 支撑 时间 计算
下面 测试 情况 为 这 计算 的 支撑
时间 给 电容的 和 直流 负载.
4
系统 支撑 时间 计算
下面 测试 情况 为 计算 的 支撑 时间 给 电容的 和 直流 负载.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com