11
1.0 系统 overview
1.3 管脚 描述
Bt8960
单独的-碎片 2b1q transceiver
N8960DSB
频道 单位 接口
rq[1]/
RDAT
rq[0]/ bclk
receive quat 1/
receive 数据
receive quat 0/
位 时钟
O
O
rq[1]/rdat 和 rq[0]/bclk 是 bimodal 输出 那 代表 这 sign 和
巨大 位 的 这 received quaternary 输出 标识 在 并行的 频道 单位
模式 (rq[1], rq[0]), 和 这 串行-数据 和 位-时钟 输出 在 串行 chan-
nel 单位 模式 (rdat, bclk). 行为 的 这些 输出 是 configurable 通过
这 频道 单位 接口 模式 寄存器 [cu_接口_模式; 0x06] 为 par-
allel 主控, 并行的 从动装置, 串行 巨大-位-first 和 串行 sign-位-first
行动.
为 并行的 模式 运作:
rq[1] = sign 位 输出
rq[0] = 巨大 位 输出
两个都 输出 是 updated 在 这 标识 比率 在 这 rising 边缘 的 qclk
(主控 模式) 或者 这 rising/下落 边缘 (可编程序的) 的 rbclk (slave
模式).
为 串行 模式 运作:
rdat = 串行 quaternary 数据 输出
bclk = 位-比率 (二 时间 标识 比率) 时钟 输出
rdat 是 updated 在 这 位 比率 在 这 rising 边缘 的 bclk
tq[1]/ tdat
TQ[0]
transmit quat 1/
transmit 数据
transmit quat 0
I
I
tq[1]/tdat 和 tq[0] 是 bimodal 输入 那 代表 这 sign 和 巨大
位 的 这 quaternary 输入 标识 至 是 transmitted 在 并行的 频道 单位
模式 (tq[1], tq[0]), 和 这 串行 数据 输入 在 串行 频道 单位 模式
(tdat). interpretation 的 这些 输入 是 configurable 通过 这 频道 单位
接口 模式 寄存器 [cu_接口_模式; 0x06] 为 并行的 主控, par-
allel 从动装置, 串行 巨大-位-first 和 串行 sign-位-first 行动.
为 并行的 模式 运作:
tq[1] = sign 位 输入
tq[0] = 巨大 位 输入
两个都 输入 是 抽样 在 这 标识 比率 在 这 下落 边缘 的 qclk (mas-
ter 模式) 或者 这 rising/下落 边缘 (可编程序的) 的 tbclk (从动装置 mode).
为 串行 模式 运作:
tdat = 串行 quaternary 数据 输入
tq0 = don’t 小心 (系 或者 拉 向上 至 供应 栏杆)
tdat 是 抽样 在 这 位 比率 (二 时间 这 标识 比率) 在 这 下落
边缘 的 bclk.
QCLK quaternary 时钟 O runs 在 这 标识 比率. 它 defines 这 数据 在 这 tq 和 rq 接口. qclk
是 也 使用 至 框架 transmit/receive quats 在 串行 模式.
TBCLK transmit 波特-
比率 时钟
I 功能 作 这 transmit 波特-比率 时钟 输入. 它 必须 是 频率 锁 至
qclk. 这个 输入 是 使用 仅有的 当 这 频道 单位 接口 是 在 并行的 从动装置
模式. 如果 它 是 unused, 它 应当 是 系 至 vdd2 或者 dgnd.
RBCLK receive 波特-
比率 时钟
I 功能 作 这 receive 波特-比率 时钟 输入. 它 必须 是 频率 锁 至
qclk. 这个 输入 是 使用 仅有的 当 这 频道 单位 接口 是 在 并行的 从动装置
模式. 如果 它 是 unused, 它 应当 是 系 至 vdd2 或者 dgnd.
表格 1-2. 硬件 信号 definitions
(2 的 4)
管脚 label 信号 名字 i/o 定义