函数的 描述
1.0 一般
这 基本 阶段-锁-循环 (pll) 配置 组成 的 一个
高-稳固 结晶 涉及 振荡器, 一个 频率 synthe-
sizer 此类 作 这 国家的 半导体 lmx2350/52, 一个
电压 控制 振荡器 (vco), 和 一个 被动的 循环 过滤.
这 频率 synthesizer 包含 一个 阶段 探测器, cur-
rent 模式 承担 打气, 作 好 作 可编程序的 涉及
[R] 和 反馈 [N] 频率 dividers. 这 VCO 频率
是 established 用 dividing 这 结晶 涉及 信号 向下
通过 这 R 计数器 至 获得 一个 频率 那 sets 这 compari-
son 频率. 这个 涉及 信号, fr, 是 然后 提交 至
这 输入 的 一个 阶段/频率 探测器 和 对照的 和
另一 信号, fp, 这 反馈 信号, 这个 是 得到
用 dividing 这 VCO 频率 向下 用 方法 的 这 N 计数器
和 fractional 电路系统. 这 阶段/频率 detector’s cur-
rent 源 输出 打气 承担 在 这 循环 过滤, 这个
然后 converts 这 承担 在 这 VCO’s 控制 电压. 这
阶段/频率 comparator’s 函数 是 至 调整 这 volt-
age 提交 至 这 VCO 直到 这 反馈 signal’s fre-
quency (和 阶段) 相一致 那 的 这 涉及 信号.
当 这个 ’阶段-锁’ 情况 exists, 这 RF VCO’s fre-
quency 将 是 N+F 时间 那 的 这 comparison 频率,
在哪里 N 是 这 integer 分隔 比率 和 F 是 这 fractional
组件. 这 fractional 综合 准许 这 阶段 detec-
tor 频率 至 是 增加 当 维持 这 一样
频率 步伐 大小 为 频道 选择. 这 分隔 值
N 是 因此 减少 给 一个 更小的 阶段 噪音 涉及 至
这 阶段 探测器 输入, 和 这 comparison 频率 是
增加 准许 faster 切换 时间.
1.1 涉及 振荡器 输入
这 涉及 振荡器 频率 为 这 RF 和 如果 PLL’s 是
提供 用 也 一个 外部 涉及 通过 这 OSCin
管脚 和 OSCx 管脚, 或者 一个 外部 结晶 共振器 横过
这 OSCin 和 OSCx 管脚. oscin/oscx 块 能 运作
至 50MHz 和 一个 输入 敏锐的 的 0.5vpp. 这 OSC 位
(看 程序编制 描述 3.1.1), 选择 whether 这 os-
cillator 输入 管脚 OSCin 和 OSCx 驱动 这 如果 和 RF R
counters separately (低) 或者 用 一个 一般 输入 信号 path
(hi). 这 一般 OSC 模式 准许 这 用户 至 表格 一个 local
结晶 振荡器 电路 或者 驱动 这 OSCin 管脚 从 一个 exter-
nal 信号 源. 当 一个 结晶 共振器 是 连接 是-
tween OSCin 和 OSCx along 和 2 外部 电容 至
表格 一个 结晶 振荡器 两个都 涉及 chains 是 驱动 si-
multaneously. 当 一个 TCXO 是 连接 仅有的 在 这 OSCin
输入 管脚 和 不 在 这 OSCx 管脚, 这 TCXO 驱动 两个都 如果
R 计数器 和 RF R 计数器. 当 配置 作 独立的
输入, 这 OSCin 管脚 驱动 这 如果 R 计数器 当 这 OSCx
驱动 这 RF R 计数器. 这 输入 有 一个 vcc/2 输入
门槛 和 能 是 驱动 从 一个 外部 CMOS 或者 TTL
逻辑 门.
1.2 涉及 Dividers (r counters)
这 RF 和 如果 R Counters 是 clocked 通过 这 振荡器
块 也 separately 或者 在 一般. 这 最大 fre-
quency 是 50mhz. 两个都 R Counters 是 15 位 CMOS
counters 和 一个 分隔 范围 从 3 至 32,767. (看 程序-
ming 描述 3.1.3.)
1.3 可编程序的 Dividers (n counters)
这 RF 和 如果 N Counters 是 clocked 用 这 小 信号 fin
RF 和 fin 如果 输入 管脚 各自. 这 LMX2350 RF N
计数器 是 19 位 和 15 位 integer 分隔 和 4 位 frac-
tional. 这 integer 部分 是 配置 作 一个 5 位 一个 计数器 和
一个 10 位 B 计数器. 这 LMX2350 是 有能力 的 运行
从 500 MHz 至 1.2 GHz 和 这 16/17 预分频器 offering 一个
持续的 integer 分隔 范围 从 272 至 16399, 和 1.2
GHz 至 2.5 GHz 和 这 32/33 预分频器 offering 一个 continu-
ous integer 分隔 范围 从 1056 至 32767. 这 LMX2352
RF N 计数器 是 18 位 和 14 位 integer 分隔 和 4 位
fractional. 这 integer 部分 是 配置 作 一个 4 位 一个 计数器
和 一个 10 位 B 计数器. 这 LMX2352 是 有能力 的 operat-
ing 从 250 MHz 至 500 MHz 和 这 8/9 预分频器 offering
一个 持续的 integer 分隔 范围 从 72 至 8199, 和
500MHz 至 1.2 GHz 和 16/17 预分频器 offering 一个 continu-
ous integer 分隔 范围 从 272 至 16383. 这 RF
counters 为 这 LMX2350 家族 也 包含 fractional com-
pensation, 可编程序的 在 也 1/15 或者 1/16 模式. 两个都
LMX2350 和 LMX2352 如果 N counters 是 15 位 integer di-
viders 配置 和 一个 3 位 一个 计数器 和 一个 12 位 B
计数器 offering 一个 持续的 integer 分隔 范围 从 56 至
32,767 在 这 频率 范围 的 10 MHz 至 550 mhz. 这
如果 N counters 做 不 包含 fractional 补偿.
1.3.1 预分频器
这 RF 和 如果 输入 至 这 预分频器 组成 的 fin 和 /fin;
这个 是 complimentary 输入 至 差别的 一双 放大器.
这 complimentary 输入 是 内部 结合 至 地面
和 一个 10 pF 电容. 这些 输入 是 典型地 交流 结合
至 地面 通过 外部 电容 作 好. 这 输入
缓存区 驱动 这 一个 counter’s ECL d-类型 flip flops 在 一个 双
modulus 配置. 一个 16/17 或者 32/33 prescale 比率 能
是 选择 为 这 lmx2350, 和 这 更小的 频率
LMX2352 提供 8/9 或者 16/17 prescale ratios. 这 如果 cir-
cuitry 为 两个都 这 LMX2350 和 LMX2352 包含 一个 8/9
预分频器. 这 预分频器 clocks 这 subsequent CMOS flip-
flop chain comprising 这 全部地 可编程序的 一个 和 B
counters.
1.3.2 Fractional 补偿
这 fractional 补偿 电路系统 的 这 LMX2350 和
LMX2352 RF dividers 准许 这 用户 至 调整 这 VCO’s tun-
ing 决议 在 1/16 或者 1/15 increments 的 这 阶段 detec-
tor comparison 频率. 一个 4 位 寄存器 是 编写程序
和 这 fractions desired numerator, 当 另一 位 se-
lects 在 fractional 15 和 16 modulo 根基 denomina-
tor (看 程序编制 描述 4.2.4). 一个 integer 平均
是 accomplished 用 使用 一个 4 位 accumulator. 一个 能变的
阶段 延迟 平台 compensates 为 这 accumulated integer
阶段 错误, 降低 这 承担 打气 职责 循环, 和 re-
ducing spurious 水平. 这个 技巧 排除 这 需要
为 补偿 电流 injection 在 至 这 循环 过滤. 在-
流动 信号 发生 用 这 accumulator 是 相等的 至
1 全部 VCO 循环, 和 结果 在 一个 脉冲波 swallow.
1.4 阶段/频率 探测器
这 RF 和 如果 阶段(/频率) detectors 是 驱动 从
它们的 各自的 N 和 R 计数器 输出. 这 最大 fre-
quency 在 这 阶段 探测器 输入 是 关于 2 MHz 为 一些
高 频率 VCO 预定的 至 这 最小 持续的 分隔
比率 的 这 双 modulus 预分频器 (i.e. 如果 这 VCO 输出 fre-
quency 是 2.4816 ghz, 这 最大 阶段 探测器 输入
频率 是 2.35 MHz 因为 这 最小 持续的 di-
vide 比率 的 这 LMX2350 和 32/33 预分频器 是 1056). 这
阶段 探测器 输出 控制 这 承担 pumps. 这 polar-
ity 的 这 打气-向上 或者 打气-向下 控制 是 编写程序 美国-
ing rf_pd_pol 或者 如果_pd_pol 取决于 在 whether
rf/如果 VCO 特性 是 积极的 或者 负的 (看 pro-
gramming 描述 3.1.4 和 3.2.2). 这 阶段 探测器
也 receives 一个 反馈 信号 从 这 承担 打气, 在 或者-
der 至 eliminate dead zone.
www.国家的.com 10