ST16C2552
áç
áçáç
áç
2.97v 至 5.5v 双 uart 和 16-字节 先进先出
rev. 4.2
16
.
4.0 内部的 寄存器 描述
4.1 receive 支持 寄存器 (rhr) - 读- 仅有的
看 “receiver” 在 页 12.
4.2 transmit 支持 寄存器 (thr) - 写-仅有的
看 “transmitter” 在 页 11.
T
能
7: 内部的 寄存器 描述.
一个
DDRESS
a2-a0
R
EG
N
AME
R
EAD
/
W
RITE
B
它
-7 B
它
-6 B
它
-5 B
它
-4 B
它
-3 B
它
-2 B
它
-1 B
它
-0 C
OMMENT
16c550 兼容 寄存器
0 0 0 RHR RD 位-7 位-6 位-5 位-4 位-3 位-2 位-1 位-0
lcr[7] = 0
0 0 0 THR WR 位-7 位-6 位-5 位-4 位-3 位-2 位-1 位-0
0 0 1 IER rd/wr 0 0 0 0 Modem
stat.
int.
使能
rx 线条
stat.
int.
使能
TX
Empty
Int
使能
RX
数据
int.
使能
0 1 0 ISR RD FIFOs
使能
FIFOs
使能
00INT
源
位-3
INT
源
位-2
INT
源
位-1
INT
源
位-0
0 1 0 FCR WR rx 先进先出
触发
位-1
rx 先进先出
触发
位-0
0 0 DMA
模式
使能
TX
先进先出
重置
RX
先进先出
重置
FIFOs
使能
0 1 1 LCR rd/wr Divisor
使能
设置 tx
破裂
设置 par-
ity
甚至
Parity
Parity
使能
停止
位
文字
长度
位-1
文字
长度
位-0
1 0 0 MCR rd/wr 0 0 0 内部的
循环-
后面的
使能
OP2#
输出
控制
Rsvd
(op1#)
RTS#
输出
控制
DTR#
输出
控制
1 0 1 LSR RD rx 先进先出
Global
错误
thr &放大;
TSR
Empty
THR
Empty
RX
破裂
RX
fram-
ing
错误
RX
Parity
错误
RX
在-
run
错误
RX
数据
准备好
1 1 0 MSR RD CD#
输入
RI#
输入
DSR#
输入
CTS#
输入
Delta
CD#
Delta
RI#
Delta
DSR#
Delta
CTS#
1 1 1 SPR rd/wr 位-7 位-6 位-5 位-4 位-3 位-2 位-1 位-0
波特 比率 发生器 divisor
0 0 0 DLL rd/wr 位-7 位-6 位-5 位-4 位-3 位-2 位-1 位-0
lcr[7] = 1
0 0 1 DLM rd/wr 位-7 位-6 位-5 位-4 位-3 位-2 位-1 位-0
0 1 0 AFR rd/wr 0 0 0 0 0
RXRDY#
选择
Baudout#
选择
concur-
rent 写