首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:85475
 
资料名称:ST16C2552CJ
 
文件大小: 375.32K
   
说明
 
介绍:
2.97V TO 5.5V DUAL UART WITH 16-BYTE FIFO
 
 


: 点此下载
  浏览型号ST16C2552CJ的Datasheet PDF文件第4页
4
浏览型号ST16C2552CJ的Datasheet PDF文件第5页
5
浏览型号ST16C2552CJ的Datasheet PDF文件第6页
6
浏览型号ST16C2552CJ的Datasheet PDF文件第7页
7

8
浏览型号ST16C2552CJ的Datasheet PDF文件第9页
9
浏览型号ST16C2552CJ的Datasheet PDF文件第10页
10
浏览型号ST16C2552CJ的Datasheet PDF文件第11页
11
浏览型号ST16C2552CJ的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ST16C2552
áç
áçáç
áç
2.97v 至 5.5v 双 uart 和 16-字节 先进先出
rev. 4.2
8
2.4 频道 一个 和 b 内部的 寄存器
各自 uart 频道 在 这 2552 有 一个 设置 的 增强 寄存器 为 controlling, monitoring 和 数据 加载
和 unloading. 这 配置 寄存器 设置 是 兼容 至 那些 already 有 在 这 标准 单独的
和 控制 寄存器 (isr/ier), 一个 先进先出 控制 寄存器 (fcr), receive 线条 状态 和 控制 寄存器 (lsr/
lcr), modem 状态 和 控制 寄存器 (msr/mcr), 可编程序的 数据 比率 (时钟) divisor 寄存器 (dll/
dlm), 和 一个 用户 accessible scratchpad 寄存器 (spr).
在之外 这 一般 16c2550 特性 和 能力, 这 2552 提供 这 alternate 函数 寄存器 这个
准许 同时发生的 写 至 两个都 途径. 所有 这 寄存器 功能 是 discussed 在 全部 detail 后来的 在
“section 3.0, uart 内部的 registers” 在 页 15.
2.5 同时发生的 写 至 频道 一个 和 b
在 一个 写 模式 循环, 这 设置 的 alternate 函数 寄存器 (afr) 位-0 至 一个 逻辑 1 将 override 这
chsel 选择 和 准许 一个 同时发生的 写 至 两个都 uart 频道 sections. 这个 函数的 能力
准许 这 寄存器 在 两个都 uart 途径 至 是 修改 concurrently, 节省 单独的 频道 initialization
时间. 提醒 应当 是 exercised, 不管怎样, 当 使用 这个 能力. 任何 in-process 串行 数据 转移
将 是 disrupted 用 changing 一个 起作用的 频道’s 模式.
2.6 dma 模式
这 设备 做 不 支持 直接 记忆 进入. 这 dma 模式 (一个 legacy term) 在 这个 文档 doesn’t
意思 “direct 记忆 access” 但是 谈及 至 数据 块 转移 运作. 这 dma 模式 affects 这 状态 的
这 rxrdy# 一个/b (mf# 一个/b 变为 rxrdy# 一个/b 输出 当 afr[2:1] = ‘10’) 和 txrdy# a/b 输出 pins.
这 transmit 和 receive 先进先出 触发 水平 提供 额外的 flexibility 至 这 用户 为 块 模式 运作.
这 lsr 位 5-6 提供 一个 indication 当 这 传输者 是 empty 或者 有 一个 empty location(s) 为 更多 数据.
这 用户 能 optionally 运作 这 transmit 和 receive 先进先出 在 这 dma 模式 (fcr 位-3=1). 当 这
transmit 和 receive 先进先出 是 使能 和 这 dma 模式 是 无能 (fcr 位-3 = 0), 这 2552 是 放置 在
单独的-character 模式 为 数据 transmit 或者 receive 运作. 当 dma 模式 是 使能 (fcr 位-3 = 1), 这
用户 takes 有利因素 的 块 模式 运作 用 加载 或者 unloading 这 先进先出 在 一个 块 sequence
决定 用 这 编写程序 触发 水平的. 这 下列的 表格 显示 它们的 行为. 也 看 计算数量 16
通过 21.
T
2: txrdy#
rxrdy# o
UTPUTS
先进先出
dma m
ODE
P
INS
FCR
-0=0
(先进先出 d
ISABLED
)
fcr b
-0=1 (先进先出 e
NABLED
)
fcr 位-3 = 0
(dma 模式 无能)
fcr 位-3 = 1
(dma 模式 使能)
rxrdy# 一个/b
0 = 1 字节.
1 = 非 数据.
0 = 在 least 1 字节 在 先进先出
1 = 先进先出 empty.
1 至 0 转变 当 先进先出 reaches 这 触发
水平的, 或者 timeout occurs.
0 至 1 转变 当 先进先出 empties.
txrdy# 一个/b
0 = thr empty.
1 = 字节 在 thr.
0 = 先进先出 empty.
1 = 在 least 1 字节 在 先进先出.
0 = 先进先出 有 在 least 1 empty location.
1 = 先进先出 是 全部.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com