首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:863032
 
资料名称:MAX9152EUE
 
文件大小: 294K
   
说明
 
介绍:
800Mbps LVDS/LVPECL-to-LVDS 2 x 2 Crosspoint Switch
 
 


: 点此下载
  浏览型号MAX9152EUE的Datasheet PDF文件第2页
2
浏览型号MAX9152EUE的Datasheet PDF文件第3页
3
浏览型号MAX9152EUE的Datasheet PDF文件第4页
4
浏览型号MAX9152EUE的Datasheet PDF文件第5页
5

6
浏览型号MAX9152EUE的Datasheet PDF文件第7页
7
浏览型号MAX9152EUE的Datasheet PDF文件第8页
8
浏览型号MAX9152EUE的Datasheet PDF文件第9页
9
浏览型号MAX9152EUE的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
详细地 描述
这 lvds 接口 标准 是 一个 signaling 方法
将 为 要点-至-要点 交流 在 一个 con-
trolled 阻抗 中等 作 定义 用 这 ansi
tia/eia-644 和 ieee 1596.3 standards. lvds 使用 一个
更小的 电压 摆动 比 其它 一般 交流
standards, 实现 高等级的 数据 比率 和 减少
电源 消耗量 当 减少 emi emissions 和
系统 susceptibility 至 噪音.
这 max9152 是 一个 800mbps 2 x 2 crosspoint 转变
设计 为 高-速, 低-电源 要点-至-要点 和
multidrop 接口. 这 设备 accepts lvds 或者 dif-
ferential lvpecl 信号 和 routes 它们 至 输出
取决于 在 这 选择 模式 的 运作.
一个 差别的 输入 和 一个 巨大 的 0.1v 至 v
CC
单独的-结束 电压 水平 在 或者 在里面 这 max9152's
V
CC
和 地面 switches 这 输出. 一个 差别的 输入
和 一个 巨大 的 在 least 0.15v 和 单独的-结束 volt-
age 水平 在 或者 在里面 这 max9152's v
CC
和 地面 是
必需的 至 满足 这 交流 规格.
在 这 1:2 splitter 模式, 这 输出 repeat 这 选择
输入. 这个 是 有用的 为 distributing 一个 信号 或者 creating
一个 copy 为 使用 在 保护 切换. 在 这 repeater
模式, 这 设备 运作 作 一个 二-频道 缓存区.
repeating restores 信号 振幅, 准许 分开
的 媒介 部分 或者 变长 媒介 驱动. 这 设备 是
一个 crosspoint 转变 在哪里 任何 输入 能 是 连接
至 任何 输出 或者 输出. 在 2:1 mux 模式, primary 和
backup 信号 能 是 选择 至 提供 一个 protec-
tion-切换, 故障-tolerant 应用.
MAX9152
800mbps lvds/lvpecl-至-lvds 2 x 2
crosspoint 转变
6 _______________________________________________________________________________________
管脚 描述
管脚 名字 函数
1, 2 sel1, sel0 lvcmos/lvttl 逻辑 输入. 准许 这 转变 至 是 配置 作 一个 mux, repeater, 或者 splitter.
3, 4 in0+, in0- lvds/lvpecl 差别的 输入 0
5V
CC
电源-供应 输入. 绕过 v
CC
至 地 和 0.1
µ
f 和 0.001
µ
f 陶瓷的 电容.
6, 7 in1+, in1- lvds/lvpecl 差别的 输入 1
8 nc/rsel
逻辑 输入. 选择 差别的 输出 阻抗. 设置 nc/rsel 至 打开 或者 低 当 r
L
= 75
,
设置 至 高 当 r
L
= 100
.
9 NC 非 连接
10, 11
out1-,
OUT1+
lvds 差别的 输出 1
12 地面
13, 14
out0-,
OUT0+
lvds 差别的 输出 0
15, 16 en1, en0
lvcmos/lvttl 逻辑 输入. 使能 或者 使不能运转 这 输出. 设置 en0 或者 en1 高
使能 这 相应的 输出, out0 或者 out1. 设置 en0 或者 en1 低 puts 这
相应的 输出 在 高 阻抗 (差别的 输出 阻抗 是 也 高
阻抗).
1/2 max9152
使能
输出_+
输出_-
V
OD
=
V
OD
- v
OD
*
V
OS
=
V
OS
- v
OS
*
V
OD
和 v
OS
是 量过的 和 v
ID
= +100mv.
V
OD
* 和 v
OS
* 是 量过的 和 v
ID
= -100mv.
V
ID
= (v
在_+
) - (v
在_-
)
R
L
/2
R
L
/2
在_+
在_-
V
OS
V
OD
图示 1. 测试 电路 为 v
OD
和 v
OS
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com