xc9536xv 高-效能 cpld
ds053 (v2.6) april 15, 2005
www.xilinx.com
5
产品 规格
R
内部的 定时 参数
图示 3:
交流 加载 电路
标识 参数
xc9536xv-5 xc9536xv-7
单位MinMaxMinMax
缓存区 延迟
T
在
输入 缓存区 延迟 - 2.0 - 2.3 ns
T
GCK
gck 缓存区 延迟 - 1.2 - 1.5 ns
T
GSR
gsr 缓存区 延迟 - 2.0 - 3.1 ns
T
GTS
gts 缓存区 延迟 - 4.0 - 5.0 ns
T
输出
输出 缓存区 延迟 - 2.1 - 2.5 ns
T
EN
输出 缓存区 使能/使不能运转 延迟 - 0 - 0 ns
产品 期 控制 延迟
T
PTCK
产品 期 时钟 延迟 - 1.7 - 2.4 ns
T
PTSR
产品 期 设置/重置 延迟 - 0.7 - 1.4 ns
T
PTTS
产品 期 3-状态 延迟 - 5.0 - 7.2 ns
内部的 寄存器 和 combinatorial 延迟
T
PDI
combinatorial 逻辑 传播 延迟 - 0.2 - 1.3 ns
T
SUI
寄存器 建制 时间 2.0 - 2.6 - ns
T
HI
寄存器 支撑 时间 1.5 - 2.2 - ns
T
ECSU
寄存器 时钟 使能 建制 时间 2.0 - 2.6 - ns
T
ECHO
寄存器 时钟 使能 支撑 时间 1.5 - 2.2 - ns
T
COI
寄存器 时钟 至 输出 有效的 时间 - 0.2 - 0.5 ns
T
AOI
寄存器 async. s/r 至 输出 延迟 - 5.9 - 6.4 ns
T
RAI
寄存器 async. s/r recover 在之前 时钟 5.0 7.5 ns
T
LOGI
内部的 逻辑 延迟 - 0.7 - 1.4 ns
T
LOGILP
内部的 低 电源 逻辑 延迟 - 5.7 - 6.4 ns
反馈 延迟
T
F
快 连接 ii 反馈 延迟 - 1.6 - 3.5 ns
时间 adders
T
PTA
incremental 产品 期 allocator 延迟 - 0.7 - 0.8 ns
T
PTA2
调整 macrocell p-期 allocator 延迟 - 0.3 - 0.3 ns
T
回转
回转-比率 限制 延迟 - 3.0 - 4.0 ns
R
1
V
测试
C
L
R
2
设备 输出
输出 类型 V
测试
3.3v
2.5v
1.8v
R
1
320
Ω
250
Ω
10K
Ω
R
2
360
Ω
660
Ω
14K
Ω
C
L
35 pf
35 pf
35 pf
ds051_03_0601000
V
CCIO
3.3v
2.5v
1.8v