首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:897788
 
资料名称:VT8231
 
文件大小: 1210K
   
说明
 
介绍:
SOUTH BRIDGE PC99 COMPLIANT
 
 


: 点此下载
  浏览型号VT8231的Datasheet PDF文件第12页
12
浏览型号VT8231的Datasheet PDF文件第13页
13
浏览型号VT8231的Datasheet PDF文件第14页
14
浏览型号VT8231的Datasheet PDF文件第15页
15

16
浏览型号VT8231的Datasheet PDF文件第17页
17
浏览型号VT8231的Datasheet PDF文件第18页
18
浏览型号VT8231的Datasheet PDF文件第19页
19
浏览型号VT8231的Datasheet PDF文件第20页
20
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
VT8231
初步的 修订 0.8
-10- Pinouts
7HFKQRORJLHV ,qf
:h &放大;rqqhfw
:h
&放大;rqqhfw
管脚 描述
表格 1. 管脚 描述
pci 总线 接口
信号 名字 管脚 # i/o 信号 描述
ad[31:0]
(看 管脚
列表)
IO
地址/数据 总线.
这 标准 pci 地址 和 数据 线条. 这 地址 是 驱动 和
frame# assertion 和 数据 是 驱动 或者 received 在 下列的 循环.
c/be[3:0]#
c5, d6,
a8, f10
IO
command/字节 使能.
这 command 是 驱动 和 frame# assertion. 字节
使能 相应的 至 有提供的 或者 要求 数据 是 驱动 在 下列的 clocks.
FRAME#
F6 IO
框架.
assertion indicates 这 地址 阶段 的 一个 pci 转移. negation indicates 那
一个 更多 数据 转移 是 desired 用 这 循环 initiator.
IRDY#
C7 IO
initiator 准备好.
asserted 当 这 initiator 是 准备好 为 数据 转移.
TRDY#
B7 IO
目标 准备好.
asserted 当 这 目标 是 准备好 为 数据 转移.
STOP#
D7 IO
停止.
asserted 用 这 目标 至 要求 这 主控 至 停止 这 电流 transaction.
DEVSEL#
A7 IO
设备 选择.
这 vt8231 asserts 这个 信号 至 claim pci transactions through 积极的
或者 subtractive 解码. 作 一个 输入, devsel# indicates 这 回馈 至 一个 vt8231-
initiated transaction 和 是 也 抽样 当 解码 whether 至 subtractively decode
这 循环.
PAR
C8 IO
parity.
一个 单独的 parity 位 是 提供 在 ad[31:0] 和 c/be[3:0]#.
SERR#
E7 I
系统 错误.
serr# 能 是 搏动 起作用的 用 任何 pci 设备 那 发现 一个 系统
错误 情况. 在之上 抽样 serr# 起作用的, 这 vt8231 能 是 编写程序 至
发生 一个 nmi 至 这 cpu.
pinta-d#
b2, b1,
c3, c2
I
pci 中断 要求
. 这些 管脚 是 典型地 连接 至 这 pci 总线 inta#-
intd# 管脚 作 跟随:
PINTA# PINTB#
PINTC# PINTD#
pci slot 1 INTA# INTB# INTC# INTD#
pci slot 2 INTB# INTC# INTD# INTA#
pci slot 3 INTC# INTD# INTA# INTB#
pci slot 4 INTD# INTA# INTB# INTC#
pci slot 5 INTA# INTB# INTC# INTD#
PREQH#
C1 O
pci 要求.
这个 信号 变得 至 这 北 桥 至 要求 这 pci 总线.
PGNTH#
D3 I
pci grant.
这个 信号 是 驱动 用 这 北 桥 至 grant pci 进入 至 这
vt8231.
PREQL#
D2 O
pci 要求.
这个 信号 变得 至 这 北 桥 至 要求 这 pci 总线.
PGNTL#
D1 I
pci grant.
这个 信号 是 驱动 用 这 北 桥 至 grant pci 进入 至 这
vt8231.
PCICLK
M17 I
pci 时钟.
pclk 提供 定时 为 所有 transactions 在 这 pci 总线.
PCKRUN#
V1 IO
pci 总线 时钟 run.
这个 信号 indicates whether 这 pci 时钟 是 或者 将 是 stopped
(高) 或者 运动 (低). 这 vt8231 驱动 这个 信号 低 当 这 pci 时钟 是
运动 (default 在 重置) 和 releases 它 当 它 stops 这 pci 时钟. 外部 设备
将 assert 这个 信号 低 至 要求 那 这 pci 时钟 是 restarted 或者 阻止 它 从
stopping. 连接 这个 管脚 至 地面 使用 一个 100
电阻 如果 这 函数 是 不 使用.
谈及 至 这
pci mobile 设计 手册
和 这 通过
apollo mvp4 设计 手册
更多 详细信息.
PCIRST#
E4 O
pci 重置.
PCISTP#
/ gpo6
W1 O
pci 停止.
CPUSTP#
/ gpo5
W2 O
cpu 停止.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com