2-54
xc4000 逻辑 cell 排列 家族
写 运作
地址 写 循环 时间 16 x 2 T
WC
9.0 8.0 8.0 ns
32 x 1 T
WCT
9.0 8.0 8.0 ns
写 使能 脉冲波 宽度 (高) 16 x 2 T
WP
5.0 4.0 4.0 ns
32 x 1 T
WPT
5.0 4.0 4.0 ns
地址 设置-向上 时间 在之前 beginning 的 我们 16 x 2 T
作
2.0 2.0 2.0 ns
32 x 1 T
AST
2.0 2.0 2.0 ns
地址 支撑 时间 之后 终止 的 我们 16 x 2 T
AH
2.0 2.0 2.0 ns
32 x 1 T
AHT
2.0 2.0 2.0 ns
din 设置-向上 时间 在之前 终止 的 我们 16 x 2 T
DS
4.0 4.0 4.0 ns
32 x 1 T
DST
5.0 5.0 5.0 ns
din 支撑 时间 之后 终止 的 我们 两个都 T
DHT
2.0 2.0 2.0 ns
读 运作
地址 读 循环 时间 16 x 2 T
RC
7.0 5.5 5.0 ns
32 x 1 T
RCT
10.0 7.5 7.0 ns
数据 有效的 之后 地址 改变 16 x 2 T
ILO
6.0 4.5 4.0 ns
(非 写 使能) 32 x 1 T
IHO
8.0 7.0 6.0 ns
读 运作, clocking 数据 在 flip-flop
地址 建制 时间 在之前 时钟 k 16 x 2 T
ICK
6.0 4.5 4.5 ns
32 x 1 T
IHCK
8.0 6.0 6.0 ns
读 在 写
数据 有效的 之后 我们 going 起作用的 16 x 2 T
WO
12.0 10.0 9.0 ns
(din 稳固的 在之前 我们) 32 x 1 T
WOT
15.0 12.0 11.0 ns
数据 有效的 之后 din 16 x 2 T
做
11.0 9.0 8.5 ns
(din 改变 在 我们) 32 x 1 T
点
14.0 11.0 11.0 ns
读 在 写, clocking 数据 在 flip-flop
我们 建制 时间 在之前 时钟 k 16 x 2 T
WCK
12.0 10.0 9.5 ns
32 x 1 T
WCKT
15.0 12.0 11.5 ns
数据 建制 时间 在之前 时钟 k 16 x 2 T
DCK
11.0 9.0 9.0 ns
32 x 1 T
DCKT
14.0 11.0 11.0 ns
clb 切换 典型的 指导原则 (持续)
测试 的 这 切换 参数 是 modeled 之后 测试 方法 指定 用 mil-m-38510/605. 所有 设备 是 100%
functionally 测试. 自从 许多 内部的 定时 参数 不能 是 量过的 直接地, 它们 是 获得 从 benchmark 定时
patterns. 这 下列的 指导原则 反映 worst-情况 值 在 这 推荐 运行 情况. 为 更多 详细地, 更多
准确的, 和 更多 向上-至-日期 定时 信息, 使用 这 值 提供 用 这 xact 定时 calculator 和 使用 在 这 simulator.
clb 内存 选项 速 等级 -6 -5 -4
描述 标识 最小值 最大值 最小值 最大值 最小值 最大值 单位
便条: 定时 为 这 16 x 1 内存 选项 是 完全同样的 至 16 x 2 内存 定时