首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:910183
 
资料名称:HD6437021
 
文件大小: 1311K
   
说明
 
介绍:
SuperH⑩ RISC engine
 
 


: 点此下载
  浏览型号HD6437021的Datasheet PDF文件第8页
8
浏览型号HD6437021的Datasheet PDF文件第9页
9
浏览型号HD6437021的Datasheet PDF文件第10页
10
浏览型号HD6437021的Datasheet PDF文件第11页
11

12
浏览型号HD6437021的Datasheet PDF文件第13页
13
浏览型号HD6437021的Datasheet PDF文件第14页
14
浏览型号HD6437021的Datasheet PDF文件第15页
15
浏览型号HD6437021的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
8.2.2 wait 状态 控制 寄存器 1 (wcr1)................................................................ 98
8.2.3 wait 状态 控制 寄存器 2 (wcr2)................................................................ 101
8.2.4 wait 状态 控制 寄存器 3 (wcr3)................................................................ 103
8.2.5 dram 范围 控制 寄存器 (dcr).................................................................. 104
8.2.6 refresh 控制 寄存器 (rcr) .......................................................................... 107
8.2.7 refresh 计时器 控制/状态 寄存器 (rtcsr)................................................ 108
8.2.8 refresh 计时器 计数器 (rtcnt) ........................................................................ 110
8.2.9 refresh 时间 常量 寄存器 (rtcor).......................................................... 112
8.2.10 parity 控制 寄存器 (pcr).............................................................................. 112
8.2.11 注释 在 寄存器 进入 ..................................................................................... 114
8.3 地址 空间 subdivision................................................................................................ 115
8.3.1 地址 spaces 和 areas.................................................................................... 115
8.3.2 总线 宽度............................................................................................................. 117
8.3.3 碎片 选择 信号 (
CS0
CS7
)............................................................................ 117
8.3.4 shadows................................................................................................................ 118
8.3.5 范围 描述 .................................................................................................. 120
8.4 accessing 外部 记忆 空间 ................................................................................... 128
8.4.1 基本 定时 ........................................................................................................ 128
8.4.2 wait 状态 控制................................................................................................ 129
8.4.3 字节 进入 控制 ............................................................................................. 133
8.5 dram 接口 运作 ............................................................................................... 134
8.5.1 dram adress multiplexing ............................................................................... 134
8.5.2 基本 定时 ........................................................................................................ 136
8.5.3 wait 状态 控制................................................................................................ 138
8.5.4 字节 进入 控制 ............................................................................................. 140
8.5.5 dram burst 模式.............................................................................................. 142
8.5.6 refresh 控制 .................................................................................................... 148
8.6 地址/数据 多路复用 i/o 空间 进入.................................................................... 151
8.6.1 基本 定时 ........................................................................................................ 152
8.6.2 wait 状态 控制................................................................................................ 153
8.6.3 字节 进入 控制 ............................................................................................. 153
8.7 parity 审查 和 一代 ............................................................................................. 154
8.8 warp 模式........................................................................................................................ 154
8.9 wait 状态 控制 ............................................................................................................. 155
8.10 总线 arbitration .................................................................................................................. 157
8.10.1 这 运作 的 总线 arbitration ........................................................................ 158
8.10.2
后面的
运作.................................................................................................. 159
8.11 用法 注释 ....................................................................................................................... 161
8.11.1 用法 注释 在 手工的 重置.............................................................................. 161
8.11.2 用法 注释 在 parity 数据 管脚 dph 和 dpl ................................................. 164
8.11.3 最大 号码 的 states 从
BREQ
输入 至 总线 释放 ......................... 164
部分 9 直接 记忆 进入 控制 (dmac)
............................................ 169
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com