AD7537
rev. 0
–4–
管脚 函数 描述 (插件)
管脚 MNEMONIC 描述
1 AGNDA 相似物 地面 为 dac 一个.
2I
OUTA
电流 输出 终端 的 dac 一个.
3R
FBA
反馈 电阻 为 dac 一个.
4V
REFA
涉及 输入 至 dac 一个.
5
CS
碎片 选择 输入 起作用的 低.
6–14 DB0–DB7 第八 数据 输入, db0–db7.
12 DGND 数字的 地面.
15 A0 地址 线条 0.
16 A1 地址 线条 1.
17
CLR
clear 输入. 起作用的 低. clears 所有
寄存器.
18
WR
写 输入. 起作用的 低.
19
UPD
updates dac 寄存器 从 输入
寄存器.
20 V
DD
电源 供应 输入. nominally +12 v
至 +15 v, 和
±
10% 容忍.
21 V
REFB
涉及 输入 至 dac b.
22 R
FBB
反馈 电阻 为 dac b.
23 I
OUTB
电流 输出 终端 的 dac b.
24 AGNDB 相似物 地面 为 dac b.
LCCC
插件
PLCC
管脚 配置
电路 信息 – d/一个 部分
这 ad7537 包含 二 完全同样的 12-位 乘以 d/一个
转换器. 各自 dac 组成 的 一个 高级地 稳固的 r-2r ladder
和 12 n-频道 电流 steering switches. 图示 2 显示 一个
simplified d/一个 电路 为 dac 一个. 在 这 r-2r ladder, 二进制的
weighted 电流 是 steered 在 i
OUTA
和 agnda. 这
电流 流 在 各自 ladder leg 是 常量, irrespective 的
转变 状态. 这 反馈 电阻 r
FBA
是 使用 和 一个 运算 放大
(看 计算数量 4 和 5) 至 转变 这 电流 流 在 i
OUTA
至
一个 电压 输出.
图示 2. simplified 电路 图解 为 dac 一个
相等的 电路 分析
图示 3 显示 这 相等的 电路 为 一个 的 这 d/一个 con-
verters (dac 一个) 在 这 ad7537. 一个 类似的 相等的 电路
能 是 描绘 为 dac b.
C
输出
是 这 输出 电容 预定的 至 这 n-频道 switches
和 varies 从 关于 50 pf 至 150 pf 和 数字的 输入 代号.
这 电流 源 i
LKG
是 composed 的 表面 和 接合面
leakages 和 大概 doubles 每 10
°
c. r
0
是 这
相等的 输出 阻抗 的 这 设备 这个 varies 和
输入 代号.
数字的 电路 信息
这 数字的 输入 是 设计 至 是 两个都 ttl 和 5 v cmos
兼容. 所有 逻辑 输入 是 静态的 保护 mos 门 和
典型 输入 电流 的 较少 比 1 na.
表格 i. ad7537 真实 表格
CLR UPD CS WR
A1 A0 函数
1 1 1 X X X 非 数据 转移
1 1 X 1 X X 非 数据 转移
0 X X X X X 所有 寄存器 cleared
1 1 0 0 0 0 dac 一个 ls 输入 寄存器
承载 和 db7–db0 (lsb)
1 1 0 0 0 1 dac 一个 ms 输入 寄存器
承载 和 db3 (msb)–db0
1 1 0 0 1 0 dac b ls 输入 寄存器
承载 和 db7–db0 (lsb)
1 1 0 0 1 1 dac b ms 输入 寄存器
承载和 db3 (msb)–db0
1 0 1 0 X X dac 一个, dac b 寄存器
updated 同时发生地 从
输入 寄存器
1 0 0 0 X X dac 一个, dac b 寄存器 是
Transparent
注释: x = don’t 小心
图示 3. 相等的 相似物 电路 为 dac 一个