mt8960/61/62/63/64/65/66/67
数据 薄板
16
zarlink 半导体 公司
(看 计算数量 9a, 9b, 9c)
* 典型 计算数量 是 在 25
°
c 和 名义上的
±
5v 供应. 为 设计 aid 仅有的: 不 有保证的 和 不 主题 至 生产 测试.
便条 3:
这 过滤 特性 是 totally 依赖 在之上 这 精度 的 这 时钟 频率 供应 f1i
是 同步 至
c2i. 这 一个/d 和 d/一个 功能 是 unaffected 用 改变 在 时钟 频率.
便条 4:
这个 给 一个 75 ns 时期, 50 ns 在之前 和 25 ns 之后 这 50% 要点 的 c2i rising 边缘, 当 改变 在 f1i
将 给 一个
undetermined 状态 至 这 内部 同步 使能 信号.
交流 电的 特性
- 电压 是 和 遵守 至 gndd 除非 否则 陈述.
T
一个
=0 至 70
°
c, v
DD
=5V
±
5%, v
EE
=-5v
±
5%, v
Ref
=2.5v
±
0.5%, gnda=gndd=0v, 时钟 频率=2.048 mhz. 输出 unloaded 除非
否则 指定.
特性 sym. 最小值 典型值* 最大值 单位 测试 情况
1
D
I
G
I
T
一个
L
时钟 频率 C2i f
C
2.046 2.048 2.05 MHz 看 便条 3
2 时钟 上升 时间 C2i t
CR
50 ns
3 时钟 下降 时间 C2i t
CF
50 ns
4 时钟 职责 循环 C2i 40 50 60 %
5 碎片 使能 上升 时间 F1i
t
ER
100 ns
6 碎片 使能 下降 时间 F1i
t
EF
100 ns
7 碎片 使能 建制 时间 F1i
t
ES
50 ns 看 便条 4
8 碎片 使能 支撑 时间 F1i
t
EH
25 ns 看 便条 4
9 输出 上升 时间 DSTo t
或者
100 ns
10 输出 下降 时间 DSTo t
的
100 ns
11 传播 延迟 时钟 DSTo
至 输出 使能
t
PZL
t
PZH
122
122
ns
ns R
L
=10 k
Ω
至 v
CC
12 传播 延迟 DSTo
时钟 至 输出
t
PLH
t
PHL
100
100
ns
ns
C
L
=100 pf
13 输入 上升 时间 CSTi
DSTi
t
IR
100
100
ns
ns
14 输入 下降 时间 CSTi
DSTi
t
如果
100
100
ns
ns
15 输入 建制 时间 CSTi
DSTi
t
ISH
t
ISL
25
0
ns
ns
16 输入 支撑 时间 CSTi
DSTi
t
IH
60
60
ns
ns
17
D
I
G
I
T
一个
L
传播 延迟 SD
时钟 至 sd 输出
t
PCS
400 ns C
L
= 100 pf
18 sd 输出 下降 时间 SD t
SF
200 ns C
L
= 20 pf
19 sd 输出 上升 时间 SD t
SR
400 ns
20 数字的 loopback
时间 dsti 至 dsto
t
DL
122 ns