首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:954147
 
资料名称:AD7834SQ
 
文件大小: 404K
   
说明
 
介绍:
LC2MOS Quad 14-Bit DAC
 
 


: 点此下载
  浏览型号AD7834SQ的Datasheet PDF文件第10页
10
浏览型号AD7834SQ的Datasheet PDF文件第11页
11
浏览型号AD7834SQ的Datasheet PDF文件第12页
12
浏览型号AD7834SQ的Datasheet PDF文件第13页
13

14
浏览型号AD7834SQ的Datasheet PDF文件第15页
15
浏览型号AD7834SQ的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 一个
–14–
ad7834/ad7835
当 writing 至 这 dacs, 这 更小的 8 位 必须 是 写
第一, followed 用 这 upper 6 位. 这 upper 6 位 应当 是
输出 在 数据 线条 d0 至 d5. once 又一次, 这 upper 地址
线条 的 这 处理器 是 解码 至 提供 一个
CS
信号. 它们
是 也 解码 在 conjunction 和 线条 a3 至 a0 至 提供 一个
LDAC
信号. alternatively,
LDAC
能 是 驱动 用 一个 exter-
nal 定时 电路 或者, 如果 它’s 可接受的 至 准许 这 dac 输出
至 go 至 一个 intermediate 值 在 8-位 写,
LDAC
是 系 低.
表格 vi. dac 选择, 8-位 接口
处理器 地址 线条 dac 选择
A3 A2 A1 A0
1 X X 0 upper 6 位 的 所有 dacs
1 X X 1 更小的 8 位 的 所有 dacs
0 0 0 0 upper 6 位, dac 1
0 0 0 1 更小的 8 位, dac 1
0 0 1 0 upper 6 位, dac 2
0 0 1 1 更小的 8 位, dac 2
0 1 0 0 upper 6 位, dac 3
0 1 0 1 更小的 8 位, dac 3
0 1 1 0 upper 6 位, dac 4
0 1 1 1 更小的 8-位, dac 4
产品
串行 接口 至 多样的 ad7834s
图示 27 显示 如何 这 包装 地址 管脚 的 这 ad7834
是 使用 至 地址 多样的 ad7834s. 这 图示 显示 仅有的
10 设备, 但是 向上 至 32 ad7834s 能 各自 是 assigned 一个
*
额外的 管脚
omitted 为 clarity
AD7834
*
设备 0
PAEN
LDAC
FSYNC
SCLK
DIN
PA0
PA1
PA2
PA3
PA4
V
CC
V
CC
AD7834
*
设备 9
PAEN
LDAC
FSYNC
SCLK
DIN
PA0
PA1
PA2
PA3
PA4
µCONTROLLER
控制 输出
控制 输出
同步 输出
串行 时钟 输出
串行 数据 输出
AD7834
*
设备 1
PAEN
LDAC
FSYNC
SCLK
DIN
PA0
PA1
PA2
PA3
PA4
图示 27. 串行 接口 至 多样的 ad7834s
唯一的 地址 用 hardwiring 各自 的 这 包装 地址 管脚
至 v
CC
或者 dgnd. 正常的 运作 的 这 设备 occurs 当
PAEN
是 低. 当 串行 数据 是 正在 写 至 这 ad7834s,
仅有的 这 设备 和 这 一样 包装 地址 作 这 包装
地址 包含 在 这 串行 数据 将 接受 数据 在 这
输入 寄存器. 如果, 在 这 其它 hand,
PAEN
是 高, 这 包装
地址 是 ignored 和 这 数据 是 承载 在 这 一样 频道
在 各自 包装.
这 主要的 限制 和 多样的 包装 是 这 输出 更新
比率. 为 例子, 如果 一个 输出 更新 比率 的 10 khz 是 re-
quired, 然后 那里 是 100
µ
s 至 加载 所有 dacs. 假设 一个 se-
rial 时钟 频率 的 10 mhz, 它 takes 2.5
µ
s 至 加载 数据 至
一个 dac. 因此 forty dacs 或者 ten 包装 能 是 updated 在
这个 时间. 作 这 更新 比率 必要条件 减少, 这 num-
ber 的 可能 包装 增加.
opto-分开的 接口
在 许多 处理 控制 产品 它 是 需要 至 提供
一个 分开 屏障 在 这 控制 和 这 单位 正在
控制. opto-isolators 能 提供 电压 分开 在 ex-
cess 的 3 kv. 这 串行 加载 结构 的 这 ad7834 制造
它 完美的 为 opto-分开的 接口 作 这 号码 的 接口
线条 是 保持 至 一个 最小. 图示 28 显示 一个 5-频道 iso-
lated 接口 至 这 ad7834. 多样的 设备 是 连接
至 这 输出 的 这 opto-coupler 和 控制 作 explained
在之上. 至 减少 这 号码 的 opto-isolators, 这
PAEN
线条
doesn’t 需要 至 是 控制 如果 它 是 不 使用. 如果 这
PAEN
线条
是 不 控制 用 这 微控制器 然后 它 应当 是 系
低 在 各自 设备. 如果 同时发生的 updating 的 这 dacs 是 不
必需的, 然后
LDAC
管脚 在 各自 部分 能 是 系 permanently
低 和 一个 更远 opto-isolator 是 不 需要.
µCONTROLLER
控制 输出
控制 输出
同步 输出
串行 时钟 输出
串行 数据 输出
opto-coupler
V
CC
PAEN
s
LDAC
s
FSYNC
s
至 sclks
至 dins
图示 28. opto-分开的 接口
automated 测试 设备
这 ad7834/ad7835 是 特别 suited 为 使用 在 一个 自动-
mated 测试 环境. 图示 29 显示 这 ad7835 provid-
ing 这 需要 电压 为 这 管脚 驱动器 和 这 window
比较器 在 一个 典型 ate 管脚 electronics 配置. 二
ad588s 是 使用 至 提供 涉及 电压 为 这 ad7835.
在 这 配置 显示, 这 ad588s 是 配置 所以 那
这 电压 在 管脚 1 是 5 v 更好 比 这 电压 在 管脚 9 和
这 电压 在 管脚 15 是 5 v 较少 比 这 电压 在 管脚 9.
一个 的 这 ad588s 是 使用 作 一个 涉及 为 dacs 1 和 2.
这些 dacs 是 使用 至 提供 高 和 低 水平 为 这 管脚
驱动器. 这 管脚 驱动器 将 有 一个 有关联的 补偿. 这个 能
是 nulled 用 应用 一个 补偿 电压 至 管脚 9 的 这 ad588.
第一, 这 代号 1000 . . . 0000 是 承载 在 这 dac1 获得
和 这 管脚 驱动器 输出 是 设置 至 这 dac1 输出. 这
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com