1999 Sep 01 2
飞利浦 半导体 产品 规格
octal d-类型 flip-flop 和 重置;
积极的-边缘 触发
74ahc273; 74ahct273
特性
•
完美的 缓存区 为 mos 微控制器 或者 记忆
•
一般 时钟 和 主控 重置
•
静电释放 保护:
HBM eia/jesd22-a114-一个 超过 2000 V
MM eia/jesd22-a115-一个 超过 200 V
CDM eia/jesd22-c101 超过 1000 V
•
保持平衡 传播 延迟
•
所有 输入 有 施密特 触发 actions
•
输入 accepts 电压 高等级的 比 v
CC
•
看 ‘377’ 为 时钟 使能 版本
•
看 ‘373’ 为 transparent 获得 版本
•
看 ‘374’ 为 3-状态 版本
•
为 ahc 仅有的: 运作 和 CMOS 输入 水平
•
为 ahct 仅有的: 运作 和 TTL 输入 水平
•
指定 从
−
40 至 +85
°
c 和
−
40 至 +125
°
c.
描述
这 74ahc/ahct273 是 高-速 si-门 cmos
设备 和 是 管脚 兼容 和 低 电源 肖特基
ttl (lsttl). 它们 是 指定 在 遵从 和
电子元件工业联合会 标准 非. 7a.
这 74ahc/ahct273 有 第八 边缘-triggered, d-类型
flip-flops 和 单独的 d 输入 和 q 输出.
这 一般 时钟 (cp) 和 主控 重置 (mr) 输入 加载
和 重置 (clear) 所有 flip-flops 同时发生地.
这 状态 的 各自 d 输入, 一个 设置-向上 时间 在之前 这
低-至-高 时钟 转变, 是 transferred 至 这
相应的 输出 (q
n
) 的 这 flip-flop.
所有 输出 将 是 强迫 低 independently 的 时钟 或者
数据 输入 用 一个 低 在 这 mr 输入.
这 设备 是 有用的 为 产品 在哪里 这 真实 输出
仅有的 是 必需的 和 这 时钟 和 主控 重置 是
一般 至 所有 存储 elements.
快 涉及 数据
地面 = 0 v; t
amb
=25
°
c; t
r
=t
f
≤
3.0 ns.
注释
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
µ
w).
P
D
=C
PD
×
V
CC
2
×
f
i
+
∑
(c
L
×
V
CC
2
×
f
o
) 在哪里:
f
i
= 输入 频率 在 mhz;
f
o
= 输出 频率 在 mhz;
∑
(c
L
×
V
CC
2
×
f
o
) = 总 的 输出;
C
L
= 输出 加载 电容 在 pf;
V
CC
= 供应 电压 在 伏特.
2. 这 情况 是 v
I
= 地 至 v
CC
.
标识 参数 情况
典型
单位
AHC AHCT
t
PHL
/t
PLH
传播 延迟 C
L
= 15 pf; v
CC
=5V
CP 至 Q
n
4.2 4.0 ns
MR 至 Q
n
3.7 3.9 ns
f
最大值
最大 时钟 频率 C
L
= 15 pf; v
CC
= 5 V 120 120 MHz
C
I
输入 电容 V
I
=V
CC
或者 地 3.0 3.0 pF
C
O
输出 电容 4.0 4.0 pF
C
PD
电源 消耗
电容
C
L
= 50 pf; f = 1 mhz;
注释 1 和 2
14.0 18.0 pF