AD7242/ad7244
rev. 一个
–7–
输出 放大器
这 输出 从 各自 的 这 电压-模式 dacs 是 缓冲
用 一个 同相 放大器. 这 缓存区 放大器 是 有能力 的
developing
±
3 v 横过 一个 2 k
Ω
和 100 pf 加载 至 地面, 和
能 生产 6 v 顶峰-至-顶峰 sine 波 信号 至 一个 频率
的 20 khz. 这 输出 是 updated 在 这 下落 边缘 的 这
各自的
LDAC
输入. 这 输出 电压 安排好 时间, 至
在里面 1/2 lsb 的 它的 最终 值, 是 典型地 较少 比 2
µ
s 为
这 ad7242 和 2.5
µ
s 为 这 ad7244.
这 小 信号 (200 mv p-p) 带宽 的 这 输出 缓存区
放大器 是 典型地 1 mhz. 这 输出 噪音 从 这
放大器 是 低, 和 一个 图示 的 30 nv/
√
Hz
在 一个 频率 的
1 khz. 这 broadband 噪音 从 这 放大器 exhibits 一个
典型 顶峰-至-顶峰 图示 的 150
µ
v 为 一个 1 mhz 输出
带宽. 图示 4 显示 一个 典型 plot 的 噪音 谱的
密度 相比 频率 为 这 输出 缓存区 放大器 和 为
这 在-碎片 涉及 (包含 和 excluding 这 解耦
组件).
图示 4. 噪音 谱的 密度 vs. 频率
转移 函数
这 基本 电路 配置 为 这 ad7242/ad7244 是
显示 在 图示 5. 表格 i 和 表格 ii 显示 这 完美的 输入
代号 至 输出 电压 relationship 为 这 ad7242 和
ad7244 各自. 输入 编码 为 这 ad7242/ad7244 是
2s complement.
图示 5. 基本 连接 图解
为 这 ad7242, 这 输出 电压 能 是 表示 在 条款
的 这 输入 代号,
N
, 使用 这 下列的 relationship:
V
输出
=
2
•
N
•
REF 在
4096
在哪里 –2048
≤
N
≤
+2047
为 这 ad7244, 这 输出 电压 能 是 表示 在 条款
的 这 输入 代号,
N
, 使用 这 下列的 relationship:
V
输出
=
2
•
N
•
REF 在
16384
在哪里 –8192
≤
N
≤
+8191
表格 i. ad7242 完美的 输入/输出 代号 表格 代号
dac 获得 内容
MSB LSB 相似物 输出, v
输出
*
01 11 1111 1111 +2.998535 v
01 11 1111 1110 +2.99707 v
00 00 0000 0001 +0.001465 v
00 00 0000 0000 0 v
11 11 1111 1111 –0.001465 v
10 00 0000 0001 –2.998535 v
10 00 0000 0000 –3 v
*assuming ref 在 = +3 v.
表格 ii. ad7244 完美的 输入/输出 代号 表格 代号
dac 获得 内容
MSB LSB 相似物 输出, v
输出
*
01 1111 1111 1111 +2.999634 v
01 1111 1111 1110 +2.99268 v
00 0000 0000 0001 +0.000366 v
00 0000 0000 0000 0 v
11 1111 1111 1111 –0.000366 v
10 0000 0000 0001 –2.999634 v
10 0000 0000 0000 –3 v
*assuming ref 在 = +3 v.