首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:964810
 
资料名称:AD5532HSABC
 
文件大小: 182K
   
说明
 
介绍:
32-Channel 14-Bit DAC with High-Speed 3-Wire Serial Interface
 
 


: 点此下载
  浏览型号AD5532HSABC的Datasheet PDF文件第4页
4
浏览型号AD5532HSABC的Datasheet PDF文件第5页
5
浏览型号AD5532HSABC的Datasheet PDF文件第6页
6
浏览型号AD5532HSABC的Datasheet PDF文件第7页
7

8
浏览型号AD5532HSABC的Datasheet PDF文件第9页
9
浏览型号AD5532HSABC的Datasheet PDF文件第10页
10
浏览型号AD5532HSABC的Datasheet PDF文件第11页
11
浏览型号AD5532HSABC的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
AD5532HS
8
函数的 描述
这 ad5532hs 组成 的 32 dacs 在 一个 单独的 包装. 一个
14-位数字的 文字 是 承载 在 一个 的 这 32 dac 寄存器
通过 这 串行 接口. 这个 是 然后 转变 (和 增益 和
补偿) 在 一个 相似物 输出 电压 (v
输出
0–V
输出
31).
至 更新 一个 dac’s 输出 电压, 这 必需的 dac 是
addressed 通过 这 串行 端口. 当 这 5-位 dac 地址
和 14-位 dac 数据 有 被 承载 这 选择 dac
converts 这 代号.
在 电源-在, 所有 这 dacs 是 承载 和 zeros.
数字的-至-相似物 部分
这 architecture 的 各自 dac 频道 组成 的 一个 resistor-
string dac followed 用 一个 输出 缓存区 放大器. 这 电压
在 这 ref_在 管脚 提供 这 涉及 电压 为 这 cor-
responding dac. 自从 这 输入 编码 至 这 dac 是笔直地
二进制的, 这 完美的 dac 输出 电压 是 给 用:
V
VD
DAC
REF
=
×
_
2
14
在哪里
D
= decimal 相等的 的 这 二进制的 代号 那 是 承载
至 这 dac 寄存器 i.e., 0
16,383.
输出 缓存区 stage—gain 和 补偿
这 函数 的 这 输出 缓存区 平台 是 至 translate 这
0 v
2.5 v输出 的 这 dac 至 一个 wider 范围. 这个 是 完毕 用
gaining 向上这 dac 输出 用 二 和 offsetting 这 电压
用 这电压 在 offs_在 管脚.
VVV
输出 DAC OFFS
()
_
2
V
DAC
是 这 输出 的 这 dac.
V
offs_在
表格 i显示 如何 这 输出 range 的 v
输出
relates 至这 补偿
电压 有提供的 用 这 用户.
表格 i. 样本 输出 电压 范围
V
offs_在
V
DAC
V
输出
(v) (v) (v)
0 0 至 2.5 0 至 5
2.5 0 至 2.5
2.5 至 +2.5
V
输出
是 限制 仅有的 用 这 头上空间 的 这 输出 放大器.
V
输出
必须 是 在里面 最大 比率.
重置 函数
这 重置 函数 在 这 ad5532hs 能 是 使用 至 重置 所有
nodes 在 这 设备 至它们的 电源-在-重置 condition. 所有 这
dacs 是 承载 和 0s 和 所有 寄存器 是 cleared. 这 重置
函数 是 implemented 用 带去
重置
管脚 低.
串行 接口
这 串行 接口 是 控制 用 三 管脚 作 跟随:
同步
:
这个 管脚 是 这 框架 同步 管脚 为 这 串行
接口.
sclk:
这个 管脚 是 这 串行 时钟 输入. 它 运作 在 时钟
speeds 向上 至 30 mhz.
D
:
这个 管脚 是 这 串行 数据 输入. 数据 必须 是 有效的 在
这 下落 边缘 的 sclk.
至 更新 一个 单独的 dac 频道 一个 19-位 数据-文字 是 写
在 这 ad5532hs. 看 表格 ii.
表格 ii. 串行 数据 format
MSB LSB
A4 A3 A2 A1 A0 DB13–DB0
a4–a0 位
使用 至 地址 任何 一个 的 这 32 途径 (a4 = msb 的
地址, a0 = lsb).
db13–db0 位
dac 寄存器.
图示 1 显示 这 定时 图解 为 一个 串行 写 至 这
ad5532hs. 这 串行 接口 工作 和 两个都 一个 持续的 和
一个 noncontinuous 串行 时钟. 这 第一 下落 边缘 的
同步
resets
一个 计数器 那 counts 这 号码 的 串行 clocks 至 确保
这 准确无误的 号码 的 位 是 shifted 在 和输出 的 这串行
变换 寄存器. 任何 更远 edges 在
同步
是 ignored 直到 这
准确无误的 number 的 位 是 shifted 在 或者 输出. once 19 位 有
被 shifted 在 或者 输出, 这sclk 是 ignored. 在 顺序 为 另一
串行 转移 至引领 放置, 这 计数器 必须 是 重置 用 这
下落 边缘 的
同步
. 这 用户 必须 准许 280 ns (最小值)
successive 写 (谈及 至 定时 规格).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com