首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:964841
 
资料名称:AD660SQ/883B
 
文件大小: 426K
   
说明
 
介绍:
Monolithic 16-Bit Serial/Byte DACPORT
 
 


: 点此下载
  浏览型号AD660SQ/883B的Datasheet PDF文件第2页
2
浏览型号AD660SQ/883B的Datasheet PDF文件第3页
3
浏览型号AD660SQ/883B的Datasheet PDF文件第4页
4
浏览型号AD660SQ/883B的Datasheet PDF文件第5页
5

6
浏览型号AD660SQ/883B的Datasheet PDF文件第7页
7
浏览型号AD660SQ/883B的Datasheet PDF文件第8页
8
浏览型号AD660SQ/883B的Datasheet PDF文件第9页
9
浏览型号AD660SQ/883B的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD660
rev. 一个–6–
信号-至-噪音 比率: 这 信号-至-噪音 比率 是 de-
fined 作 这 比率 的 这 振幅 的 这 输出 当 一个 全部-
规模 信号 是 呈现 至 这 输出 和 非 信号 呈现. 这个
是 量过的 在 db.
数字的-至-相似物 glitch impulse: 这个 是 这
数量 的 承担 injected 从 这 数字的 输入 至 这 相似物
输出 当 这 输入 改变 状态. 这个 是 量过的 在 half
规模 当 这 dac switches 周围 这 msb 和 作 许多
作 可能 switches 改变 状态, i.e., 从 011 . . . 111 至
100 . . . 000.
数字的 feedthrough: 当 这 dac 是 不 选择
(i.e.,
CS
是 使保持 高), 高 频率 逻辑 activity 在 这 digi-
tal 输入 是 capacitively 结合 通过 这 设备 至 显示 向上
作 噪音 在 这 v
输出
管脚. 这个 噪音 是 数字的 feedthrough.
theory 的 运作
这 ad660 使用 一个 排列 的 双极 电流 来源 和 mos
电流 steering switches 至 开发 一个 电流 均衡的 至
这 应用 数字的 文字, ranging 从 0 至 2 毫安. 一个 segmented
architecture 是 使用, 在哪里 这 大多数 重大的 四 数据 位 是
温度计 解码 至 驱动 15 equal 电流 来源. 这
lesser 位 是 scaled 使用 一个 r-2r ladder, 然后 应用 一起
和 这 segmented 来源 至 这 summing node 的 这 输出
放大器. 这 内部的 span/双极 补偿 电阻 能 是 con-
nected 至 这 dac 输出 至 提供 一个 0 v 至 +10 v span, 或者 它
能 是 连接 至 这 涉及 输入 至 提供 一个 –10 v 至
+10 v span.
16-位 获得
16-位 dac
控制
逻辑
+10v ref
16-位 获得
20
24
22
21
51112
16
15
14
13
17
18
19
23
AD660
10k
10.05k
10k
sin/
DB0
DB7
S
输出
span/
BIP
补偿
V
输出
AGND
ref 输出
ref 在
LDAC
SER
DGND
–V
EE
+V
CC
+V
LL
1 2 3 4
LBE
CS
HBE
CLR
msb/lsb/
DB1
uni/bip clr/
图示 2. ad660 函数的 块 图解
相似物 电路 连接
内部的 范围调整 电阻器 提供 在 这 ad660 将 是 con-
nected 至 生产 一个 单极的 输出 范围 的 0 v 至 +10 v 或者 一个
双极 输出 范围 的 –10 v 至 +10 v. 增益 和 补偿 逐渐变化
是 使减少到最低限度 在 这 ad660 因为 的 这 热的 追踪 的
这 范围调整 电阻器 和 其它 设备 组件.
单极的 配置
这 配置 显示 在 图示 3a 将 提供 一个 单极的
0 v 至 +10 v 输出 范围. 在 这个 模式, 50
电阻器 是 系
在 这 span/双极 补偿 终端 (管脚 22) 和 v
输出
(管脚 21), 和 在 ref 输出 (管脚 24) 和 ref 在 (pin
23). 它 是 可能 至 使用 这 ad660 没有 任何 外部 混合-
nents 用 tying 管脚 24 直接地 至 管脚 23 和 管脚 22 直接地 至
管脚 21. eliminating 这些 电阻器 将 增加 这 增益 错误 用
0.25% 的 fsr.
16-位 获得
16-位 dac
控制
逻辑
+10v ref
16-位 获得
20
24
22
21
51112
16
15 14
13
17
18
19
23
AD660
10k
10.05k
10k
HBE
LBE
CS
sin/
DB0
msb/lsb/
DB1 DB7
S
输出
span/
bip 止
V
输出
AGND
ref 输出
ref 在
LDAC
CLR
SER
DGND
–V
EE
+V
CC
+V
LL
1 2 3 4
r1 50
输出
R2
50
uni/bip clr/
图示 3a. 0 v 至 +10 v 单极的 电压 输出
如果 它 是 desired 至 调整 这 增益 和 补偿 errors 至 零, 这个 能
是 accomplished 使用 这 电路 显示 在 图示 3b. 这 ad-
justment 程序 是 作 跟随:
步伐 1 . . . 零 调整
转变 所有 位 止 和 调整 零 trimmer, r4, 直到 这 输出
读 0.000000 伏特 (1 lsb = 153
µ
v).
步伐 2 . . . 增益 调整
转变 所有 位 在 和 调整 增益 trimmer, r1, 直到 这 输出 是
9.999847 伏特. (全部 规模 是 调整 至 1 lsb 较少 比 这
名义上的 全部 规模 的 10.000000 伏特).
16-位 获得
16-位 dac
控制
逻辑
+10v ref
16-位 获得
20
24
22
21
51112
16
15 14
13
17
18
19
23
AD660
10k
10.05k
10k
HBE
LBE CS
sin/
DB0
msb/lsb/
DB1
DB7
S
输出
span/
bip 止
ref 输出
ref 在
LDAC
CLR
SER
DGND
–V
EE
+V
CC
+V
LL
1 2 3 4
输出
R2
50
r3 16k
R4
10k
+V
CC
–V
EE
r1 100
AGND
uni/bip clr/
图示 3b. 0 v 至 +10 v 单极的 电压 输出 和 增益
和 补偿 调整
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com