AD668
rev. 一个
–9–
图示 8. 1.25 v refin/
±
500 mv unbuffered 双极
输出
5 v refin, 2 v 双极, unbuffered 电压
输出
图示 9 demonstrates 如何 一个 大 unbuffered 电压 输出
摆动 能 是 认识到. r
加载
(管脚 19) 是 系 至 这 dac 输出
(管脚 20) 至 生产 一个 输出 阻抗 的 roughly 200
Ω
.
图示 9. 5 v refin/
±
1 v unbuffered 双极 输出
它 应当 是 指出 那 这个 阻抗 是 不 修整, 和 将
相异 用 作 更 作 20%, 但是 这个 能 是 补偿 用 调整-
ing 这 涉及 电压. 它 是 也 重要的 至 便条 那 limita-
tions 在 这 dac 输出 遵从 将 prohibit 使用 的 一个 2 v
单极的 输出 电压 摆动.
1 v refin, –10 v 单极的, 缓冲 电压
输出
图示 10 显示 这 implementation 的 这 1 v 全部 规模 为 这
涉及 输入 用 tying refin1 和 refin2 一起 和
驱动 它们 两个都 和 这 输入 电压. 这个 发生 一个 高
输入 阻抗, 和 一些 小心 应当 是 带去 至 insure 那
这 驱动 阻抗 在 这个 node 是 finite 在 所有 时间 至 避免
saturating 这 涉及 放大器. 这个 是 典型地 accomplished
用 一个 使用 一个 低 阻抗 电压 源 至 驱动 这 谈及-
ence, 但是 如果 这 topology calls 为 这个 源 至 是 切换 输出,
一个 高 阻抗 (10 k
Ω
) 末端 电阻 应当 是 使用
在 这 refin node.
图示 10. 1 v refin/–10 v 单极的 缓冲 输出
为 全部-规模 输出 范围 更好 比 2 v, 一些 类型 的 ex-
ternal 缓存区 放大器 是 需要. 这 ad840 fills 这个 需要-
ment perfectly, 安排好 至 在里面 0.025% 从 一个 10 v 全部-规模
步伐 在 较少 比 100 ns. 作 显示 在 图示 10, 这 放大器
establishes 一个 summing node 在 地面 为 这 dac 输出. 这
输出 电压 是 决定 用 这 放大器’s 反馈 电阻
(10.24 v 为 一个 1k 电阻). 便条 那 自从 这 dac 发生 一个
积极的 电流 至 地面, 这 电压 在 这 放大器 输出
将 是 负的. 一个 序列 电阻 在 这 同相 am-
plifier 输入 和 地面 降低 这 补偿 影响 的 运算 放大
输入 偏差 电流.
这 最优的 dac 输出 阻抗 在 缓冲 输出 appli-
cations 取决于 在 这 缓存区 放大器 正在 使用. 这 ad840
是 稳固的 在 一个 增益 的 10, 所以 一个 更小的 dac 输出 阻抗
(高等级的 噪音 增益) 是 desired 为 稳固 reasons, 和 r
加载
应当 是 grounded. 这 100
Ω
dac 输出 阻抗 pro-
duces 一个 噪音 增益 的 11 和 这 1k 反馈 电阻. 如果 这
增益-的-二 稳固的 ad842 是 使用 作 一个 缓存区, 一个 200
Ω
dac 输出-
放 阻抗 将 生产 一个 稳固的 配置 和 更小的
噪音 增益 至 这 输出; hence, r
加载
应当 是 连接 至
这 dac 输出.
作 指出 早期, 这些 四 examples 是 部分 的 一个 排列 的
可能 配置 有. 表格 ii 提供 一个 快
涉及 chart 为 这 更多 straightforward 产品, 但是
许多 其它 输入 和 输出 信号 是 可能 和 一些
修改.
这 next 三 电路 提供 examples 的 不同的 相似物 在-
放 驱动, 包含 一个 fixed 直流 涉及, 一个 capacitively 结合
交流 涉及, 和 一个 dac 驱动 这 涉及 频道. 便条
那 这 全部 spectrum 的 输入 和 输出 范围 configura-
tions 是 有 regardless 的 这 类型 的 涉及 驱动 正在
使用.
直流 涉及: 这 ad586 驱动 这 ad668
图示 11 illustrates 一个 的 这 更多 obvious 相似物 输入
来源: 一个 fixed 涉及. 这 ad586 生产 一个 温度
稳固的 5 v 相似物 输出 至 驱动 这 ad668 在 这 5 v 输入