首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:965332
 
资料名称:ADMC300-PB
 
文件大小: 297K
   
说明
 
介绍:
High Performance DSP-Based Motor Controller
 
 


: 点此下载
  浏览型号ADMC300-PB的Datasheet PDF文件第10页
10
浏览型号ADMC300-PB的Datasheet PDF文件第11页
11
浏览型号ADMC300-PB的Datasheet PDF文件第12页
12
浏览型号ADMC300-PB的Datasheet PDF文件第13页
13

14
浏览型号ADMC300-PB的Datasheet PDF文件第15页
15
浏览型号ADMC300-PB的Datasheet PDF文件第16页
16
浏览型号ADMC300-PB的Datasheet PDF文件第17页
17
浏览型号ADMC300-PB的Datasheet PDF文件第18页
18
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADMC300
–14–
rev. b
这 相应的 配置 为 单独的-结束 运作 是
显示 在 图示 7, 在哪里 这 反相的 输入 是 now 系 直接地 至
这 涉及 电压 水平的. 这 同相 输入 是 v
+ v
REF
.
一个 消除走样 过滤 和 一个 截止 在 34 khz 是 包含 在 这个
输入. clearly, 这 差别的 输入 电压 摆动 在 这个 con-
figuration 是 half 那 的 这 差别的 配置. 那里-
fore, 当 运行 在 单独的-结束 模式, 这 输入 电压,
V
, 将 是 两次 作 大 作 那 当 运行 differentially.
至 确保 准确无误的 运作, 一个 0.1
µ
f, 高-质量 电容
必须 是 包含 在 这 涉及 输入 管脚. 一个 0.1
µ
f capaci-
tor 应当 也 是 使用 在 这 vref 管脚, 甚至 如果 外部 谈及-
ences 是 使用.
在 两个都 计算数量 6 和 7, 它 是 assumed 那 一个 外部 精确
涉及 是 使用 至 提供 这 涉及 电压 水平的, v
REF
.
为 最佳的 运作, 一个 高-效能 2.5 v 涉及
此类 作 这 ad580 是 推荐. 这个 涉及 是 应用
直接地 至 两个都 输入 涉及 管脚, refina 和 refinb,
和 是 也 应用 至 任何 外部 偏差 电路系统 使用 至 生产
这 模数转换器 输入 信号. 为 一个 更小的 费用 解决方案, 这 admc300
也 提供 一个 涉及 输出 那 将 是 使用 至 提供 这
V
REF
信号. 这 涉及 输出 是 有 在 这 vref 管脚.
为 准确无误的 运作, 一个 0.1
µ
f 电容 是 必需的 在 这个 管脚
甚至 如果 这 内部的 涉及 是 不 使用. 在 增加, 它 是 rec-
ommended 那 这 v
REF
信号 是 缓冲 在 一个 统一体-增益 平台
较早的 至 使用, 作 显示 在 图示 8. 的 course, 自从 那里 是
二 独立的 涉及 输入, 管脚REFINA和 refinb, 这
二 banks 的 adcs 将 是 run differently, 如果 必需的.
模数转换器 寄存器 更新
这 sigma-delta 转换器 的 这 admc300 运作 在 一个
高级地 oversampled 比率. 一个 号码 的 控制 位 在 这
adcctrl 寄存器 是 使用 至 控制 当 和 如何 数据 是
latched 在 这 模数转换器 数据 寄存器 的 各自 bank. 这 数据
寄存器 的 各自 bank 将 是 latched 在 一个 regular 比率 为基础 在
也 一个 内部的 或者 一个 外部 转变 开始 信号. 位 0–1 的
这 adcctrl 寄存器 决定 whether 这 转变 开始
信号 是 内部的 或者 外部. 位 0 控制 这 运作 的
bank 一个 和 位 1 控制 这 运作 的 bank b. 如果 也 的
这些 位 是 设置 至 1, 这 数据 寄存器 的 这 相应的
模数转换器 bank 是 latched 在里面 二 clkin 循环 的 这 出现-
rence 的 一个 rising 边缘 在 这 convst 管脚 (pio9). alterna-
tively, 如果 也 位 是 设置 至 零, 内部的 模式 是 选择 和
这 adcs 的 这 particular bank 是 updated 在 一个 regular 比率,
决定 用 这 内容 的 这 适合的 模数转换器 样本
频率 分隔 寄存器, adcdiva 或者 adcdivb.
位 2–3 的 这 adcctrl 寄存器 能 是 使用 至 放置 这
模数转换器 banks 在 一个 alternative 读 模式. 这 读 模式 是
使能 用 设置 这些 位 至 1, effectively disabling 这 con-
vert 开始 模式. 在 这 读 模式, 这 模数转换器 寄存器 的 这
particular bank 是 continuously updated 在 一个 比率 equal 至 half
这 dsp 时钟 比率, 所以 那 数据 是 effectively 有 在 de-
mand. 位 2 的 这 adcctrl 寄存器 是 使用 至 放置 模数转换器
bank 一个 在 读 模式, 当 位 3 是 使用 为 bank b.
模数转换器 样本 比率 选择
内部的 转变 开始 模式 是 选择 用 clearing 位 0 和 2
的 这 adcctrl 寄存器 为 bank 一个 和 位 1 和 3 为 bank
b. 在 这个 模式, 这 模数转换器 数据 寄存器 是 updated 在 一个 regu-
lar 比率 那 是 决定 用 这 模数转换器 时钟 分隔 寄存器,
adcdiva 和 adcdivb. 因此, 各自 bank 能 是 con-
figured 为 独立 更新 比率 用 writing 不同的 值
至 这 二 寄存器. 当 bank 一个 和 bank b 是 配置
为 独立 更新 比率, 它 是 重要的 那 这 refina
和 refinb 管脚 是 驱动 用 独立的 电压 涉及 来源
至 避免 过度的 串扰 在 banks. 这 adcdiva 和
adcdivb 寄存器 是 6-位 寄存器 排整齐 在 位 6–11 和
这 值 写 至 这些 寄存器 是 使用 至 分隔 这 clkin
频率 至 提供 这 模数转换器 更新 比率. 一个 12-位 值 是
写 至 这些 寄存器, 但是 自从 位 0–5 是 ignored, 这
值 应当 是 一个 integer 多样的 的 64 或者 0x040. 这 结果-
ant 模数转换器 更新 比率 为 banks 一个 和 b 将 是 表示 作:
f
S
,
一个
=
f
CLKIN
ADCDIVA
f
S
,
B
=
f
CLKIN
ADCDIVB
在哪里 f
CLKIN
是 这 clkin 频率, equal 至 half 这 dsp
操作指南 比率. 因此, writing 一个 值 的 0x180 (= 384)
给 一个 模数转换器 更新 比率 的 32.55 khz 和 一个 clkin 频率
的 12.5 mhz. 这 最大 值 那 能 是 写 至 这些
寄存器 是 0xfc0, 相应的 至 一个 更新 比率 的 3.1 khz.
自从 这 最大 更新 比率 是 限制 至 32.55 khz, 这 每-
missible 范围 的 模数转换器 分隔 值 是 0x180 至 0xfc0 在 步伐
的 0x040.
各自 模数转换器 频道 包含 一个 输入 modulator 那 oversamples
这 输入 信号 在 一个 高 比率. 这 modulator 样本 频率
是 automatically 设置 用 这 内部的 模数转换器 控制 至 是 exactly
64 时间 这 模数转换器 更新 比率 决定 用 这 模数转换器 分隔
寄存器. 这个 corresponds 至 一个 oversample 比率 的 64. 那里-
fore, 在 这 情况 在哪里 adcdiva = 0x180, 这 输入 modulators
的 模数转换器 bank 一个 样本 这 输入 信号 在 2.08 mhz 和 这
数据 寄存器 adc1 和 adc2 是 updated 在 这 32.55 khz
比率.
同步 的 模数转换器 和 pwm 系统
在 发动机 控制 产品, 它 是 advantageous 至 同步
这 运作 的 这 模数转换器 系统 至 这 pwm 脉冲波 一代.
这 admc300 准许 独立的 控制 的 此类 synchroniza-
tion 为 各自 模数转换器 bank 和 准许 sophisticated 定义 的
这 particular 方法 那 这 模数转换器 和 pwm 系统 是 synchro-
nized. 运作 的 bank 一个 的 这 模数转换器 将 是 同步 至
这 pwm 用 设置 位 7 的 这 adcctrl 寄存器. similarly,
设置 位 8 的 这 adcctrl 寄存器 使能 同步
的 bank b 至 这 pwm.
在 它的 simplest, 这 模数转换器 和 pwm 系统 将 是 编写程序
至 运作 在 这 一样 频率 和 是 同步 至 一个
另一 所以 那 这 模数转换器 数据 寄存器 是 automatically updated
在 这 开始 的 各自 pwm 时期. 这个 模式 的 运作 是
illustrated 在 图示 9(一个) 和 是 使能 用 writing 完全同样的
值 至 这 pwm 时期 寄存器, pwmtm, 和 这 模数转换器
分隔 寄存器, adcdiva 或者 adcdivb. 同步 是
subsequently 使能 用 设置 位 7 (为 bank 一个) 或者 位 8 (为
bank b) 的 这 adcctrl 寄存器.
additionally, 一个 独立的 控制 寄存器, adcsync 将 是
使用 至 阶段 变换 这 更新 的 这 模数转换器 寄存器 至 一些
suitably 定义 instant 在里面 这 pwm 时期. 在 这个 模式,
这 发生率 的 这 pwm 和 模数转换器 寄存器 updating 是 安静的
这 一样 但是 阶段 shifted 相关的 至 一个 另一. 这个 模式 是
illustrated 在 图示 9 (b). 又一次, 这 pwm 时期 寄存器 和
模数转换器 分隔 寄存器 是 承载 和 这 一样 值. 不管怎样,
这 补偿 的 这 模数转换器 更新 在里面 这 pwm 时期 是
编写程序使用 这 adcsync 寄存器. 这 adcsync
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com