首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:965530
 
资料名称:ADSST-21065LKS-240
 
文件大小: 409K
   
说明
 
介绍:
High End, Multichannel, 32-Bit Floating-Point Audio Processor
 
 


: 点此下载
  浏览型号ADSST-21065LKS-240的Datasheet PDF文件第6页
6
浏览型号ADSST-21065LKS-240的Datasheet PDF文件第7页
7
浏览型号ADSST-21065LKS-240的Datasheet PDF文件第8页
8
浏览型号ADSST-21065LKS-240的Datasheet PDF文件第9页
9

10
浏览型号ADSST-21065LKS-240的Datasheet PDF文件第11页
11
浏览型号ADSST-21065LKS-240的Datasheet PDF文件第12页
12
浏览型号ADSST-21065LKS-240的Datasheet PDF文件第13页
13
浏览型号ADSST-21065LKS-240的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0–10–
sst-melody-sharc
管脚 函数 描述 (持续)
Mnemonic 类型 函数
TCK I 测试 时钟 (jtag). 提供 一个 异步的 时钟 为 jtag boundary scan.
TMS i/s 测试 模式 选择 (jtag). 使用 至 控制 这 测试 状态 机器. tms 有 一个 20 k
内部的 拉-向上
电阻.
TDI i/s 测试 数据 输入 (jtag). 提供 串行 数据 为 这 boundary scan 逻辑. tdi 有 一个 20 k
内部的
拉-向上 电阻.
TDO O 测试 数据 输出 (jtag). 串行 scan 输出 的 这 boundary scan path.
TRST
i/一个 测试 重置 (jtag). resets 这 测试 状态 机器.
TRST
必须 是 asserted (搏动 低) 之后 电源-向上
或者 使保持 低 为 恰当的 运作 的 这 sst-melody-sharc.
TRST
有 一个 20 k
内部的 拉-向上
电阻.
EMU
(o/d) O emulation 状态. 必须 是 连接 至 这 sst-melody-sharc ez-ice 目标 板 连接器
仅有的.
BMSTR O 总线 主控 输出. 在 一个 multiprocessor 系统, indicates whether 这 sst-melody-sharc 是 cur-
rent 总线 主控 的 这 shared 外部 总线. 这 sst-melody-sharc 驱动 bmstr 高仅有的 while
它 是 这 总线 主控. 在 一个 单独的-处理器 系统 (id = 00), 这 处理器 驱动 这个 管脚 high.
CAS
i/o/t sdram column 进入 strobe. 提供 这 column 地址. 在 conjunction 和
RAS
,
MSx
,
SDWE
, sdclkx, 和 sometimes sda10, 定义 这 运作 为 这 sdram 至 执行.
RAS
i/o/t sdram 行 进入 strobe. 提供 这 行 地址. 在 conjunction 和
CAS
,
MSx
,
SDWE
,
sdclkx, 和 sometimes sda10, 定义 这 运作 为 这 sdram 至 执行.
SDWE
i/o/t sdram 写 使能. 在 conjunction 和
CAS
,
RAS
,
MSx
, sdclkx, 和 sometimes sda10,
定义 这 运作 为 这 sdram 至 执行.
DQM o/t sdram 数据 掩饰. 在 写 模式, dqm 有 一个 latency 的 零 和 是 使用 至 块 写 行动.
SDCLK1–0 i/o/s/t sdram 2
×
时钟 输出. 在 系统 和 多样的 sdram 设备 连接 在 并行的, 支持
这 相应的 增加 时钟 加载 (所需的)东西, eliminating 需要 的 止-碎片 时钟 缓存区.
也 sdclk1 或者 两个都 sdclkx 管脚 能 是 三-陈述.
SDCKE i/o/t sdram 时钟 使能. 使能 和 使不能运转 这 clk 信号. 为 详细信息, 看 这 数据 薄板 有提供的
和 your sdram 设备.
SDA10 o/t sdram a10 管脚. 使能 产品 至 refresh 一个 sdram 在 并行的 和 一个 host 进入.
XTAL
O 结晶 振荡器 终端. 使用 在 conjunction 和 clkin 至 使能 这 sst-melody-sharc’sinter-
nal 时钟 发生器 或者 至 使不能运转 它 至 使用 一个 外部 时钟 源. 看 clkin.
pwm_event1–0 i/o/一个 pwm 输出/事件 俘获.
在 pwmout 模式, 是 一个 输出 管脚 和 功能 作 一个 计时器 计数器.
在 宽度_cnt 模式, 是 一个 输入 管脚 和 功能 作 一个 脉冲波 计数器/事件 俘获.
VDD P 电源 供应; nominally 3.3 v 直流 (33 管脚)
G 电源 供应 返回 (37 管脚)
NC 做 不 连接. 保留 管脚 那 必须 是 left 打开 和 unconnected (7).
i = 输入, s = 同步的, p = 电源 供应, (o/d) = 打开 drain, o = output, 一个 = asynchronous, g = ground, (a/d) = 起作用的 drive, t = three-state
(当
SBTS
是 asserted, 或者 当 这 sst-melody-sharc 是 一个 总线 从动装置).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com