cy2305 和 cy2309 作 pci 和 sdram 缓存区
6
2 sdram dimm 零 延迟 缓存区 解决方案
这 cy2309 是 一个 极好的 clocking 解决方案 为 一个 系统
使用 2 sdram dimms. 这 cy2309 comes 在 一个 小
150-mil 16-管脚 soic 包装 和 是 priced 非常 aggressively
为 这 高 容积 pc market. 那里 是 二 解决方案 为
implementing 2 sdram dimms 支持 和 这 cy2309:
这 第一 是 这 可调整的 延迟 解决方案, 和 这 第二 是 这
自 调整 延迟 解决方案.
这 可调整的 延迟 解决方案:
•
C
加载
必须 是 equal 至 sdram 单元 加载 为 零
延迟.
•
至 制造 这 sdram 输入 含铅的 或者 lag 这 涉及 输入
看 这 含铅的 或者 lag adjustments 部分 的
“
特定的 fea-
tures 的 这 cypress 零 延迟 缓存区
”
.
•
clocks 是 三-陈述 当 那 sdram 单元 是 不
呈现.
•
如果 仅有的 1 sdram 单元 是 安装 它 必须 是 单元 1.
这 自 调整 解决方案:
•
这个 解决方案 将 automatically compensate 为 不同的
sdram 输入 负载 (仅有的 在 单元 1).
•
clkout 必须 驱动 ck0 在 这 sdram 单元 1 所以 那
clkout 是 总是 全部地 承载 (管脚 42 在 这 sdram
单元).
•
如果 仅有的 一个 sdram 单元 是 安装 它 必须 是 单元 1.
•
clka 和 clkb clocks 是 三-陈述 当 它们的 re-
spective sdram 单元 是 不 呈现, 但是 clkout 将
continue 至 run.
CY2309
sdram 单元 1
零 延迟
缓存区
CPUCLK
CLKA4
CLKA3
CLKA2
CLKA1
CLKOUTREF
C
加载
sdram 单元 2
CLKB4
CLKB3
CLKB2
CLKB1
S1
S2
单元 sense
单元 sense
解码
逻辑
CY2309
sdram 单元 1
零 延迟
缓存区
CPUCLK
CLKA4
CLKA3
CLKA2
CLKA1
REF
sdram 单元 2
CLKB4
CLKB3
CLKB2
CLKB1
S1
S2
单元 sense
单元 sense
CLKOUT
解码
逻辑