首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:974894
 
资料名称:CD54HCT377F3A
 
文件大小: 311K
   
说明
 
介绍:
High-Speed CMOS Logic Octal D-Type Flip-Flop With Data Enable
 
 


: 点此下载
  浏览型号CD54HCT377F3A的Datasheet PDF文件第2页
2
浏览型号CD54HCT377F3A的Datasheet PDF文件第3页
3
浏览型号CD54HCT377F3A的Datasheet PDF文件第4页
4
浏览型号CD54HCT377F3A的Datasheet PDF文件第5页
5

6
浏览型号CD54HCT377F3A的Datasheet PDF文件第7页
7
浏览型号CD54HCT377F3A的Datasheet PDF文件第8页
8
浏览型号CD54HCT377F3A的Datasheet PDF文件第9页
9
浏览型号CD54HCT377F3A的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
6
最大 时钟 频率 f
最大值
C
L
=15pF 5 - 50 - - - - - MHz
电源 消耗 电容
(注释 3, 4)
C
PD
C
L
=15pF 5 - 35 - - - - - pF
注释:
3. C
PD
是 使用 至 决定 这 动态 电源 消耗量, 每 flip-flop.
4. P
D
= v
CC
2
f
i
(c
PD
+ c
L
) 在哪里 f
i
= 输入 频率, c
L
= 输出 加载 电容, v
CC
= 供应 电压.
切换 specifications
输入 t
r
, t
f
= 6ns
(持续)
参数 标识
测试
情况
V
CC
(v)
25
o
C
-40
o
c 至
85
o
C -55
o
C 125
o
C
UNITSMIN 典型值 最大值 最小值 最大值 最小值 最大值
测试 电路 和 波形
图示 1. HC 建制 时间, 支撑 时间, 除去 时间,
和 传播 延迟 时间 为 边缘
triggered sequential 逻辑 电路
图示 2. HCT 建制 时间, 支撑 时间, 除去 时间,
和 传播 延迟 时间 为 边缘
triggered sequential 逻辑 电路
t
r
C
L
t
f
C
L
V
CC
V
CC
50%
90%
10%
时钟
输入
数据
输入
输出
设置, 重置
或者 preset
V
CC
50%
50%
90%
10%
50%
90%
t
REM
t
PLH
t
su(h)
t
TLH
t
THL
t
h(l)
t
PHL
IC
C
L
50pF
t
su(l)
t
h(h)
t
r
C
L
t
f
C
L
3V
3V
1.3v
2.7v
0.3v
时钟
输入
数据
输入
输出
设置, 重置
或者 preset
3V
1.3v
1.3v
1.3v
90%
10%
1.3v
90%
t
REM
t
PLH
t
su(h)
t
TLH
t
THL
t
h(l)
t
PHL
IC
C
L
50pF
t
su(l)
1.3v
t
h(h)
1.3v
cd54hc377, cd74hc377, cd54hct377, cd74hct377
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com